-
公开(公告)号:CN113220601B
公开(公告)日:2025-04-29
申请号:CN202110060258.0
申请日:2021-01-18
Applicant: 三星电子株式会社
IPC: G06F12/02
Abstract: 公开了一种存储器装置及其操作方法,所述存储器装置包括缓冲器裸片和芯裸片,缓冲器裸片将第一电源电压输出到第一贯穿基底过孔(例如,贯穿硅过孔(TSV))并且从第二TSV接收基于第一电源电压生成的小摆幅数据信号,芯裸片通过第一TSV和第二TSV电连接到缓冲器裸片,芯裸片包括第一单元电容器,第一单元电容器电连接到第一TSV并且被配置为阻挡引入到通过第一TSV接收的第一电源电压的第一噪声。芯裸片将小摆幅数据信号输出到第二TSV。
-
公开(公告)号:CN103175166B
公开(公告)日:2018-07-06
申请号:CN201210549233.8
申请日:2012-12-17
Applicant: 三星电子株式会社
IPC: F21V23/00 , F21Y115/10
CPC classification number: G09F13/04 , F21V9/00 , G02F1/133603 , G02F2001/133613
Abstract: 一种光源模块和背光单元。本发明公开了一种光源模块,其包括:基片;多个发光装置,所述多个发光装置具有不同等级并以列和行排列于所述基片上,基于颜色坐标、从其发射的光的亮度和驱动电压中的至少之一将所述多个发光装置分为不同等级,其中在所述列和行的至少之一中,将所述多个发光装置中具有不同等级的发光装置以基本排列进行交替并且以与所述基本排列相反的反向排列进行交替。
-
公开(公告)号:CN113223582A
公开(公告)日:2021-08-06
申请号:CN202110075443.7
申请日:2021-01-20
Applicant: 三星电子株式会社
Abstract: 一种存储器设备包括控制逻辑电路、写数据选通信号分频器、数据收发器和存储器单元阵列。控制逻辑电路在从基板存储器控制器提供的写数据选通信号开始切换之前生成重置信号。写数据选通信号分频器生成内部写数据选通信号,所述内部写数据选通信号取决于写数据选通信号的切换而切换,内部写数据选通信号分别以不同的相位切换。控制逻辑电路响应于重置信号将内部写数据选通信号初始化为给定值。数据收发器基于内部写数据选通信号接收从存储器控制器提供的写数据。存储器单元阵列存储接收的写数据。
-
公开(公告)号:CN118398063A
公开(公告)日:2024-07-26
申请号:CN202311487642.4
申请日:2023-11-09
Applicant: 三星电子株式会社
Abstract: 公开了一种存储器装置及其操作方法,该存储器装置包括:逻辑电路,其从外部主机接收第一信号和第二信号;输出电路,其从逻辑电路接收第一逻辑运算结果或第二逻辑运算结果;第一逻辑门,其接收第一信号或第二信号,并且执行第三逻辑运算以输出第三信号;第二逻辑门,其接收第一信号和第二信号,并且执行第四逻辑运算以输出第四信号;以及多路复用器,其接收第三信号和第四信号,从输出电路接收第一逻辑运算结果或第二逻辑运算结果,并且响应于第一逻辑运算结果或第二逻辑运算结果而输出第三信号和第四信号中的一个作为第五信号。
-
公开(公告)号:CN107527647A
公开(公告)日:2017-12-29
申请号:CN201710478004.4
申请日:2017-06-21
Applicant: 三星电子株式会社
IPC: G11C11/406
CPC classification number: G11C11/1693 , G06F11/1004 , G11C7/1087 , G11C7/1093 , G11C7/222 , G11C11/161 , G11C11/4076 , G11C11/4093 , G11C13/0007 , G11C13/004 , G11C13/0061 , G11C13/0069 , G11C11/406
Abstract: 一种半导体存储器件的延迟电路包括延迟链、第一相位转换器和第二相位转换器。延迟链连接在输入端子和输出端子之间,包括2N个延迟单元,并延迟第一中间信号以产生第二中间信号。第一相位转换器连接到输入端子,并且向延迟链提供第一中间信号,其中第一中间信号是通过响应于控制信号将输入信号的相位反相或者通过保持输入信号的相位而产生的。第二相位转换器连接到输出端子,并且通过响应于控制信号将第二中间信号的相位反相或通过保持第二中间信号的相位而产生输出信号。
-
公开(公告)号:CN103175166A
公开(公告)日:2013-06-26
申请号:CN201210549233.8
申请日:2012-12-17
Applicant: 三星电子株式会社
IPC: F21V23/00 , F21S8/00 , F21Y101/02
CPC classification number: G09F13/04 , F21V9/00 , G02F1/133603 , G02F2001/133613
Abstract: 一种光源模块和背光单元。本发明公开了一种光源模块,其包括:基片;多个发光装置,所述多个发光装置具有不同等级并以列和行排列于所述基片上,基于颜色坐标、从其发射的光的亮度和驱动电压中的至少之一将所述多个发光装置分为不同等级,其中在所述列和行的至少之一中,将所述多个发光装置中具有不同等级的发光装置以基本排列进行交替并且以与所述基本排列相反的反向排列进行交替。
-
公开(公告)号:CN113220601A
公开(公告)日:2021-08-06
申请号:CN202110060258.0
申请日:2021-01-18
Applicant: 三星电子株式会社
IPC: G06F12/02
Abstract: 公开了一种存储器装置及其操作方法,所述存储器装置包括缓冲器裸片和芯裸片,缓冲器裸片将第一电源电压输出到第一贯穿基底过孔(例如,贯穿硅过孔(TSV))并且从第二TSV接收基于第一电源电压生成的小摆幅数据信号,芯裸片通过第一TSV和第二TSV电连接到缓冲器裸片,芯裸片包括第一单元电容器,第一单元电容器电连接到第一TSV并且被配置为阻挡引入到通过第一TSV接收的第一电源电压的第一噪声。芯裸片将小摆幅数据信号输出到第二TSV。
-
公开(公告)号:CN107527647B
公开(公告)日:2021-04-20
申请号:CN201710478004.4
申请日:2017-06-21
Applicant: 三星电子株式会社
IPC: G11C11/406
Abstract: 一种半导体存储器件的延迟电路包括延迟链、第一相位转换器和第二相位转换器。延迟链连接在输入端子和输出端子之间,包括2N个延迟单元,并延迟第一中间信号以产生第二中间信号。第一相位转换器连接到输入端子,并且向延迟链提供第一中间信号,其中第一中间信号是通过响应于控制信号将输入信号的相位反相或者通过保持输入信号的相位而产生的。第二相位转换器连接到输出端子,并且通过响应于控制信号将第二中间信号的相位反相或通过保持第二中间信号的相位而产生输出信号。
-
-
-
-
-
-
-