一种分布式布拉格反射镜激光器

    公开(公告)号:CN111355124A

    公开(公告)日:2020-06-30

    申请号:CN201811570399.1

    申请日:2018-12-21

    发明人: 李全杰 刘向英

    IPC分类号: H01S5/125 H01S5/34

    摘要: 本发明涉及一种分布式布拉格反射镜激光器,该结构自下而上依次包括:衬底层;过渡层;第一分布式布拉格反射镜层;n型Ge半导体层;n型Ge掺杂层;量子阱发光层;电子阻挡层;p型Ge掺杂层;p型Ge半导体层;第二分布式布拉格反射镜层。本发明的激光器结构通过将第一分布式布拉格反射镜和第二分布式布拉格反射镜中高折射率材料和低折射率材料设置为渐变折射率材料,通过改变材料的内在结构,调整其有效折射率,可以增加高折射率材料和低折射率材料之间的折射率差异,从而大大提高DBR的性能,降低成本。

    一种用于显示面板的封装件

    公开(公告)号:CN111354865A

    公开(公告)日:2020-06-30

    申请号:CN201811571169.7

    申请日:2018-12-21

    发明人: 韩阳 王萌

    IPC分类号: H01L51/52

    摘要: 本发明涉及一种用于显示面板的封装件,包括基板和与基板相对设置的封装盖板,其中,封装盖板的与基板相对的表面上开设有用于封装显示面板的容纳凹槽;封装盖板的与基板相对的表面上包括围绕容纳凹槽的第一凸部以及围绕第一凸部的第二凸部;基板的与封装盖板相对的表面上开设有与第一凸部配合的封装胶槽以及与第二凸部配合的干燥剂槽;封装胶槽与第一凸部之间包括封装胶,干燥剂槽与第二凸部之间包括第一干燥剂;封装胶槽的内侧设有整圈的隔离槽。该封装件通过在封装盖板和基板上分别增加封装胶槽与第一凸部,增大了与封装胶的接触面,提高封装强度。

    一种OLED封装结构
    4.
    发明公开

    公开(公告)号:CN111354863A

    公开(公告)日:2020-06-30

    申请号:CN201811570430.1

    申请日:2018-12-21

    发明人: 韩阳 王萌

    IPC分类号: H01L51/52

    摘要: 本发明涉及一种OLED封装结构,包括基板和与基板相对设置的封装盖板,其中,封装盖板的与基板相对的表面上开设有用于封装OLED器件的容纳凹槽;封装盖板的与基板相对的表面上包括围绕容纳凹槽的第一凸部以及围绕第一凸部的第二凸部;基板的与封装盖板相对的表面上开设有与第一凸部配合的封装胶槽以及与第二凸部配合的干燥剂槽;封装胶槽与第一凸部之间包括第一封装胶,干燥剂槽与第二凸部之间包括第一干燥剂;封装盖板的位于第一凸部与容纳凹槽之间的表面上设置有缓冲结构。该OLED封装结构通过在封装盖板上设置第一凸部,在基板上增加相配合的封装胶槽,增大了封装盖板和基板与封装胶的接触面积,提高了封装强度。

    一种具有分级缓冲层的半导体器件

    公开(公告)号:CN111341846A

    公开(公告)日:2020-06-26

    申请号:CN201811549385.1

    申请日:2018-12-18

    发明人: 陶临钢 韩丹惠

    摘要: 本发明涉及一种具有分级缓冲层的半导体器件,其结构自下而上依次包括:衬底层、导电层、半导体吸收层、第一缓冲层、第二缓冲层、外延层、沟道层、第三缓冲层和电极层;本发明通过设置多层缓冲层,且多层缓冲层具有连续增加的带隙,缓冲层被分级,分级的缓冲层的引入能够实现应力释放与位错过滤,以获得更好的晶体质量。

    一种整流防浪涌稳压电路

    公开(公告)号:CN111327212A

    公开(公告)日:2020-06-23

    申请号:CN201811525705.X

    申请日:2018-12-13

    发明人: 杨辉 于波

    IPC分类号: H02M7/06 H02M1/32

    摘要: 本发明涉及一种整流防浪涌稳压电路,包括:整流子电路和防浪涌稳压子电路;其中,所述整流子电路的输入端连接市电电源,用于对输入的电压进行压降和整流后,输出整流电压;所述防浪涌稳压子电路连接所述整流电路,用于对所述整流电压进行防浪涌稳压保护,输出整流防浪涌稳压电压。本发明提供的防浪涌稳压保护电路能够实现整流、防浪涌、防静电、防反接和双端过压保护及稳压功能,对内部电路或者电压电流输出电路实现了有效的保护,避免使用了运算放大器、ADC、单片机等器件,其结构简单,体积小,效率高,容易实现,且成本低廉。

    一种新型插排
    7.
    发明公开

    公开(公告)号:CN111326924A

    公开(公告)日:2020-06-23

    申请号:CN201811527687.9

    申请日:2018-12-13

    发明人: 于波 杨辉

    摘要: 本发明属于电连接装置领域,具体涉及一种新型插排。包括电源插头、导线、插线板电路、插排外壳和若干插孔;插排外壳为六棱柱;插排外壳的下表面设有安置槽,电源插头安装在安置槽内,并且电源插头的插头脚凸出于凹槽;安置槽内还设有通孔;插排外壳的上表面设有与电源插头相适配的插孔;插线板电路安装在插排外壳内;六棱柱的每个侧面都设有若干插孔。本发明通过将电源插头固定在插排外壳下表面,并在插排外壳上表面设置与电源插头相适配的插孔,可以在需要多个插孔的情况下,将插排叠加,上一层插排下表面的电源插头与下一层插排上表面的插孔连接,此时电源插头与插孔的连接不仅可以实现电源的连通,也可以防止插排侧滑。

    一种基于N型掺杂叠层和功能层的发光二极管

    公开(公告)号:CN111326628A

    公开(公告)日:2020-06-23

    申请号:CN201811525634.3

    申请日:2018-12-13

    IPC分类号: H01L33/14 H01L33/06

    摘要: 本发明涉及一种基于N型掺杂叠层和功能层的发光二极管,包括衬底层;缓冲层,位于衬底层上;N型半导体层,位于缓冲层上;N型掺杂叠层,位于N型掺杂层上,N型掺杂叠层包括若干第一N型掺杂层和若干第二N型掺杂层;量子阱发光层,位于N型掺杂叠层上;功能层,位于所述量子阱发光层上,功能层包括电子阻挡层、第一空穴注入层和第二空穴注入层;P型掺杂层,位于功能层上;P型半导体层,位于P型掺杂层上。本发明的发光二极管设置有N型掺杂叠层,可以降低电子的迁移速率,通过调整电子迁移至量子阱发光层的速率,可以提高量子阱发光层中空穴与电子发生辐射复合的概率,从而提高发光二极管的发光效率。

    一种具有电子阻挡能力的半导体发光元件

    公开(公告)号:CN111326619A

    公开(公告)日:2020-06-23

    申请号:CN201811527526.X

    申请日:2018-12-13

    IPC分类号: H01L33/06 H01L33/14

    摘要: 本发明涉及一种具有电子阻挡能力的半导体发光元件,包括:衬底层;缓冲层,位于所述衬底层上;N型半导体层,位于所述缓冲层上;N型掺杂层,位于所述N型半导体层上;量子阱发光层,位于所述N型掺杂层上;电子阻挡层,位于所述量子阱发光层上,所述电子阻挡层包括依次层叠于量子阱发光层上的第一电子阻挡层、第二电子阻挡层和第三电子阻挡层;P型掺杂层,位于所述电子阻挡层上;P型半导体层,位于所述P型掺杂层上。本发明通过在量子阱发光层依次层叠第一电子阻挡层、第二电子阻挡层和第三电子阻挡层,从而能够有效阻止多于的电子从量子阱发光层跃迁至P型半导体层,改善发光二极管的发光效率。

    一种能够调整电子迁移速率的半导体发光器件

    公开(公告)号:CN111326618A

    公开(公告)日:2020-06-23

    申请号:CN201811527469.5

    申请日:2018-12-13

    摘要: 本发明涉及一种能够调整电子迁移速率的半导体发光器件,包括衬底层;缓冲层,位于衬底层上;N型半导体层,位于缓冲层上;N型掺杂层叠层,位于N型掺杂层上,N型掺杂层叠层包括若干第一N型掺杂层和若干第二N型掺杂层,若干第一N型掺杂层和若干第二N型掺杂层依次层叠于N型掺杂层上;量子阱发光层,位于N型掺杂层叠层上;电子阻挡层,位于量子阱发光层上;P型掺杂层,位于电子阻挡层上;P型半导体层,位于P型掺杂层上。本发明的发光二极管设置有N型掺杂层叠层,可以降低电子的迁移速率,通过调整电子迁移至量子阱发光层的速率,可以提高量子阱发光层中空穴与电子发生辐射复合的概率,从而提高发光二极管的发光效率。