通信设备
    1.
    发明授权

    公开(公告)号:CN1104699C

    公开(公告)日:2003-04-02

    申请号:CN96108349.2

    申请日:1996-06-25

    Inventor: 藤冈宗三

    CPC classification number: G11B17/0408

    Abstract: 这里发表了一个含有存贮器(包括一个生产者代码区)和误差信号输出电路的非接触型IC卡。当一个予定的代码存贮在生产者代码区内时如果得到口令符合,则误差信号输出电路输出一个误差信号以便允许来自读/写设备的访问。另一方面, 当予定的代码没有存贮在生产者代码区内时,误差信号输出电路输出一个误差信号以便允许从读/写设备访问所有的存贮器区,而与口令检验电路执行的口令检验的结果无关。

    通信设备
    2.
    发明公开

    公开(公告)号:CN1152827A

    公开(公告)日:1997-06-25

    申请号:CN96110607.7

    申请日:1996-06-19

    Inventor: 宫本太裕

    CPC classification number: H04L27/18 G06K19/0723

    Abstract: 一种通信设备,包括带有时钟发生电路(690),解调电路(620),波特率发生器(641)和移位寄存器(642),时钟发生电路用于从所接收的载波信号中产生时钟信号,解调电路从所述载波信号中提取数据并输出数据,以及当载波信号的相位改变时,用于输出一个标示载波信号的相位发生改变的信号,波特率发生器用于当收到该信号时,复位所述时钟信号的分频过程以从其初始状态重新开始进行时钟信号的分频过程来产生采样信号。

    闪速存储器卡
    3.
    发明公开

    公开(公告)号:CN1140315A

    公开(公告)日:1997-01-15

    申请号:CN95116978.5

    申请日:1995-08-28

    Inventor: 宫本太裕

    CPC classification number: G11C16/16 G11C2216/20

    Abstract: 通过规定所对应的多个闪速存储器器件的物理块组的地址从而把多个连续逻辑块的地址分别分配到多个闪速存储器器件上来管理多个连续逻辑块的地址。当从外部输入块擦除命令时,向至少多个含有被擦物理块的闪速存储器器件中的两个分别发送芯片允许信号,使得存在着至少两个闪速存储器器件同时处于忙的时间段。

    通信设备
    4.
    发明公开

    公开(公告)号:CN1156293A

    公开(公告)日:1997-08-06

    申请号:CN96108349.2

    申请日:1996-06-25

    Inventor: 藤冈宗三

    CPC classification number: G11B17/0408

    Abstract: 这里发表了一个含有存贮器(包括一个生产者代码区)和误差信号输出电路的非接触型IC卡。当一个预定的代码存贮在生产者代码区内时如果得到口令符合,则误差信号输出电路输出一个误差信号以便允许来自读/写设备的访问。另一方面,当预定的代码没有存贮在生产者代码区内时,误差信号输出电路输出一个误差信号以便允许从读/写设备访问所有的存贮器区,而与口令检验电路执行的口令检验的结果无关。

    A/D变换装置
    5.
    发明公开

    公开(公告)号:CN1164778A

    公开(公告)日:1997-11-12

    申请号:CN96117944.9

    申请日:1996-12-25

    Inventor: 井上英生

    CPC classification number: G06F3/05

    Abstract: 在现有的有选择地用1个系统进行扫描模式和单一模式的A/D变换的装置中,不能实时地得到单一模式的A/D变换的变换结果,存在对软件加重负担的问题。而本发明的A/D变换装置具有选择多个模拟信号输入端子的信道选择器2、将从该信道选择器2选择供给的模拟信号变换为数字信号的A/D变换器5和控制上述信道选择器2以使在接收扫描变换开始触发信号时的扫描模式和在接收单一变换开始触发信号时的单一模式中的某一方相对于另一方优先动作的控制装置3。

    半导体电路设计验证设备

    公开(公告)号:CN1152177A

    公开(公告)日:1997-06-18

    申请号:CN96107786.7

    申请日:1996-05-30

    CPC classification number: G06F17/5022

    Abstract: 在本半导体电路设计验证设备中,其寄生器件恢复部分在输入的设计信息的基础上将寄生在连接构成半导体电路的多个有源器件的一个信号线上的寄生器件恢复;其时间常数计算部分连同由寄生器件恢复部分恢复的寄生器件一起计算每个有源器件和下一级有源器件之间的时间常数;其输出数据产生部分与半导体电路的设计信息的至少一个部分一起输出与所计算的时间常数有关的信息。

    A/D变换装置
    7.
    发明授权

    公开(公告)号:CN1118138C

    公开(公告)日:2003-08-13

    申请号:CN96117944.9

    申请日:1996-12-25

    Inventor: 井上英生

    CPC classification number: G06F3/05

    Abstract: 在现有的有选择地用1个系统进行扫描模式和单一模式的A/D变换的装置中,不能实时地得到单一模式的A/D变换的变换结果,存在对软件加重负担的问题。而本发明的A/D变换装置具有选择多个模拟信号输入端子的信道选择器(2)、将从该信道选择器(2)选择供给的模拟信号变换为数字信号的A/D变换器(5)和控制上述信道选择器(2)以使在接收扫描变换开始触发信号时的扫描模式和在接收单一变换开始触发信号时的单一模式中的某一方相对于另一方优先动作的控制装置(3)。

    半导体电路设计验证设备

    公开(公告)号:CN1093308C

    公开(公告)日:2002-10-23

    申请号:CN96107786.7

    申请日:1996-05-30

    CPC classification number: G06F17/5022

    Abstract: 在本半导体电路设计验证设备中,其寄生器件恢复部分在输入的设计信息的基础上将寄生在连接构成半导体电路的多个有源器件的一个信号线上的寄生器件恢复;其时间常数计算部分连同由寄生器件恢复部分恢复的寄生器件一起计算每个有源器件和下一级有源器件之间的时间常数;其输出数据产生部分与半导体电路的设计信息的至少一个部分一起输出与所计算的时间常数有关的信息。

    通信设备
    9.
    发明授权

    公开(公告)号:CN1084565C

    公开(公告)日:2002-05-08

    申请号:CN96110607.7

    申请日:1996-06-19

    Inventor: 宫本太裕

    CPC classification number: H04L27/18 G06K19/0723

    Abstract: 一种通信设备,包括带有时钟发生电路(690),解调电路(620),波特率发生器(641)和移位寄存器(642),时钟发生电路用于从所接收的载波信号中产生时钟信号,解调电路从所述载波信号中提取数据并输出数据,以及当载波信号的相位改变时,用于输出一个标示载波信号的相位发生改变的信号,波特率发生器用于当收到该信号时,复位所述时钟信号的分频过程以从其初始状态重新开始进行时钟信号的分频过程来产生采样信号。

Patent Agency Ranking