-
公开(公告)号:CN112290949B
公开(公告)日:2023-02-24
申请号:CN202010997132.1
申请日:2020-09-21
Applicant: 西安电子科技大学
IPC: H03M1/34
Abstract: 本发明实施例提供了一种共模电平切换高速比较器,该比较器采用两级锁存结构,第一级预放大器采用高时钟信号CLKH驱动,第一级锁存电路、第二级锁存电路采用低时钟信号CLKL驱动,第一级预放大器采用高电源电压,第一级锁存电路、第二级锁存电路采用低电源电压,通过抬高第一级预放大器的电源电压和时钟,提高了比较器的共模输入电平,并且后两级的锁存电路,使输出共模范围降回低电平范围,因此提高比较器速度的同时,避免了失真和击穿问题,可以提升数模转化器ADC的整体性能。
-
公开(公告)号:CN112152627B
公开(公告)日:2023-02-24
申请号:CN202010864749.6
申请日:2020-08-25
Applicant: 西安电子科技大学
IPC: H03M1/14
Abstract: 本发明实施例提供的一种应用于GS/s流水线ADC推挽输出级作驱动的高速MDAC,通过在运放输出端与流水线ADC第二级之间加入推挽输出级,推挽输出级电路的加入隔离了运放与流水线ADC第二级采样电容,从而减小了运放所驱动的负载电容。此外推挽输出级电路本身具有高容性负载驱动能力的特点,所以推挽输出级电路可以将运放传递来的余差信号快速建立在流水线ADC第二级采样电容上。相较于传统的运放直接连接流水线第二级的采样电容的结构,本发明缩短了整体MDAC的建立时间,实现了高速MDAC。
-
公开(公告)号:CN113315483B
公开(公告)日:2023-02-21
申请号:CN202110396726.1
申请日:2021-04-13
Applicant: 西安电子科技大学
IPC: H03H7/06 , G06F30/367 , H01L23/48
Abstract: 本发明公开了一种基于通硅电容可配置的三维均衡器,包括:开关控制模块SC1、开关模块S1、注入电阻阵列R1、通硅电容阵列C1、开关控制模块SC2、开关模块S2、注入电阻阵列R2和通硅电容阵列C2,其中,所述开关模块S1和开关模块S2部署有控制端和双向端口,开关控制模块SC1、开关控制模块SC2、所述注入电阻阵列R1、注入电阻阵列R2、通硅电容阵列C1和通硅电容阵列C2部署有双向端口;所述注入电阻阵列R1、通硅电容阵列C1、注入电阻阵列R2和通硅电容阵列C2部署于硅基板中。本发明能够提高三维集成的RC无源均衡器的集成度和可靠性,并且易配置、实用性高。
-
公开(公告)号:CN113346869B
公开(公告)日:2023-02-10
申请号:CN202110462129.4
申请日:2021-04-27
Applicant: 西安电子科技大学
IPC: H03H11/04
Abstract: 本发明公开了一种应用于微弱信号读取的高效纹波抑制电路,包括:纹波电压粗略提取模块,用于将两级模拟前端放大器输出信号中斩波频率附近的纹波分量进行粗略提取,并隔绝低频待读取信号;纹波电压精细提取模块,用于将斩波频率附近的纹波分量进行精细提取,提取待读取信号以外斩波频率附近的纹波分量和高频干扰;电压电流转化模块,用于将纹波分量和高频干扰转化为补偿电流;纹波抑制电路斩波模块,用于将电压电流转化模块输出的补偿电流调制至低频段。本发明的纹波抑制电路不包括输入斩波开关和积分器,减少了无源元件,节省了芯片面积,并且采用电路共用技术,降低了电路的复杂度、节省了功耗,适用于可穿戴应用等低功耗场景。
-
公开(公告)号:CN113315505B
公开(公告)日:2022-12-02
申请号:CN202110460820.9
申请日:2021-04-27
Applicant: 西安电子科技大学
IPC: H03K19/0185
Abstract: 本发明公开了一种用于超高速模数转换器的带宽增强型采样保持开关电路,包括第一时钟升压模块、第二时钟升压模块、数字逻辑模块和升压自举采样保持开关模块,其中,升压自举采样保持开关模块中包括第一自举电容和第二自举电容;第一时钟升压模块和第二时钟升压模块分别连接升压自举采样保持开关模块,用于为第一自举电容和第二自举电容提供所需的超高电压时钟信号;数字逻辑模块用于产生时钟信号,以控制升压自举采样保持开关模块处于采样状态或保持状态;升压自举采样保持开关模块用于对输入的待采样信号进行采样并获得输出信号。该电路通过交替切换自举电容解决电荷泄露问题,以及通过添加自举电压升压加速管来提高采样带宽。
-
公开(公告)号:CN113225085B
公开(公告)日:2022-12-02
申请号:CN202110304165.8
申请日:2021-03-22
Applicant: 西安电子科技大学
IPC: H03M1/38
Abstract: 本发明涉及一种高速一步多位逐次逼近‑流水线混合型模数转换器,包括:N1(N1≥2)级子流水线结构、至少一个余差放大器和冗余位校正模块,N1级子流水线结构中第一级子流水线结构至第(N1‑1)级子流水线结构均包括一步多位逐次逼近型模数转换器、数模转换器和减法器,N1级子流水线结构中最后一级子流水线结构包括一步多位逐次逼近型模数转换器。该模数转换器中每一级采用一步多位逐次逼近型结构,可以在每个子级的转换周期中转化出多位数字码,提高了传统一步一位的逐次逼近‑流水线模数转器的每一级的转换速率,从而提高了整个模数转换器的转换速度,同时结合逐次逼近‑流水线混合架构的功耗低、复杂度低、线性度高的特点,实现了高性能的模数转换器。
-
公开(公告)号:CN115241631A
公开(公告)日:2022-10-25
申请号:CN202210838299.2
申请日:2022-07-15
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种W波段小型化低交叉耦合片上天线,涉及毫米波片上天线技术领域,包括:衬底;第一金属层;贴片包括第一贴片、第二贴片和第三贴片;加载电容包括第一电容、第二电容、第三电容和第四电容;第一电容的正投影位于第一贴片的正投影的范围内,第二电容和第三电容的正投影位于第二贴片的正投影的范围内,第四电容的正投影位于第三贴片的正投影的范围内;匹配电容,匹配电容的正投影位于传输线的正投影的范围内;焊盘,与贴片位于同层,包括第一焊盘、第二焊盘和第三焊盘;第一焊盘和第三焊盘的正投影与第一金属层的正投影交叠;第二焊盘的正投影与第一金属层的正投影不交叠。本申请能够减小天线的尺寸。
-
公开(公告)号:CN115118240A
公开(公告)日:2022-09-27
申请号:CN202210669542.2
申请日:2022-06-14
Applicant: 西安电子科技大学
Abstract: 本发明涉及一种应用于高速TDC的动态范围可配置时间放大器,包括:第一D触发器(D1)、第二D触发器(D2)、第一与非门(Y1)、第二与非门(Y2)、第一反相器(F1)、第二反相器(F2)、第三反相器(F3)、延迟单元(DELAY)、第一缓冲器(B1)、第二缓冲器(B2)、第一单端时间间隔放大模块(TA1)和第二单端时间间隔放大模块(TA2)。本发明针对不同的输入时间间隔,提出了新型可配置时间放大器结构,可以改变不同输入范围时的初始放电电压,在小输入时间间隔范围能实现高速、高线性度,在大输入时间间隔范围也能保证很好的线性度,提高了该时间放大器的适用性。
-
-
公开(公告)号:CN115001496A
公开(公告)日:2022-09-02
申请号:CN202210753018.3
申请日:2022-06-29
Applicant: 西安电子科技大学
IPC: H03M1/10
Abstract: 本发明公开了一种基于动态元件随机步进的数模转换器数字校准电路,包括加法器A,用于根据量化器的输出码产生本周期end指针;ADWA控制单元,用于根据量化器的输出码产生步进信号、使能信号以及元件选取循环中的起始元件位置信号;加法器B,用于根据本周期end指针和步进信号输出start指针;第一寄存器,用于储存本周期加法器B输出的start指针,并在下周期输出至加法器A,以作为下周期的start指针;转码器,用于根据end指针和start指针产生初始元件选取码;ADWA逻辑单元,用于根据使能信号以及本周期起始元件位置信号对初始元件选取码进行移位,得到最终的元件选取码。本发明提供的电路可以在不牺牲信噪比同时减小带内tone,从而提高了算法效率。
-
-
-
-
-
-
-
-
-