抑制并网变流器引起次同步振荡的阻塞滤波器的设计方法

    公开(公告)号:CN113852075B

    公开(公告)日:2024-04-09

    申请号:CN202111081978.1

    申请日:2021-09-15

    IPC分类号: H02J3/01 H02J3/24 H02J3/38

    摘要: 抑制并网变流器引起次同步振荡的阻塞滤波器的设计方法,包括:步骤1,采集双馈风电并网的系统参数;步骤2,利用系统参数,建立双馈风电场线性化模型,并利用模型得到系统的次同步振荡频率;步骤3,将阻塞滤波器安装在转子侧换流器控制系统的电流内环输出端;并基于不同串补度下系统的次同步振荡频率,设计当前安装位置下的阻塞滤波器的参数。本发明将阻塞滤波器直接安装在转子侧换流器控制系统的电流内环输出端,滤除转子侧换流器输出电压中的次同步振荡分量,切断引发次同步振荡的正反馈回路,具有良好的次同步振荡抑制效果,解决了传统阻塞滤波器无法抑制双馈风电场次同步振荡的问题。