一种频谱仪参数自动检定系统
    61.
    发明公开

    公开(公告)号:CN118884330A

    公开(公告)日:2024-11-01

    申请号:CN202410919616.2

    申请日:2024-07-10

    Abstract: 本发明公开了一种频谱仪参数自动检定系统,由下至上包括:底层硬件设备层、中间接口驱动层和上层应用软件层;其中,中间接口驱动层作为底层硬件设备层与上层应用软件层之间的桥梁,通过VISA接口驱动实现底层硬件设备与上层应用软件之间的程控通信;上层应用软件层是频谱仪自动检定系统的核心,采用多线程技术实现多功能多任务的调度机制,满足系统中仪器数据传输、分析处理及用户实时交互的需求,通过调用中间接口驱动层内的VISA接口驱动函数,基于SCPI指令向底层硬件设备发送程控指令,并读取仪器测试数据,实现频谱仪的参数自动检定功能。

    一种基于HTCC技术的新型增益均衡器

    公开(公告)号:CN118017181A

    公开(公告)日:2024-05-10

    申请号:CN202410253591.7

    申请日:2024-03-06

    Abstract: 本发明公开了一种基于HTCC技术的新型增益均衡器,包括两层HTCC结构,第一层HTCC结构包括一个基于SIW技术构成的谐振腔,第二层HTCC结构包括至少一个基于SIW技术构成的谐振单元;HTCC结构采用HTCC多层陶瓷基板,为金属‑陶瓷介质‑金属的三维叠层结构;谐振腔为在HTCC多层陶瓷基板上对称设置的两排金属柱,谐振单元为在HTCC多层陶瓷基板上设置的由多个金属柱围成的矩形结构;谐振腔的两排金属柱之间设有至少一个耦合孔,耦合孔的位置与谐振单元对应。本发明能够有效地均衡前级功率放大器的输出,确保后级行波管放大器在最优性能状态下运行。

    太赫兹无跳丝微带探针单片及系统级电路一体化封装结构

    公开(公告)号:CN112993506B

    公开(公告)日:2022-07-01

    申请号:CN202110210357.2

    申请日:2021-02-24

    Abstract: 本发明公开一种太赫兹无跳丝微带探针单片及系统级电路一体化封装结构,应用于电路封装技术领域,针对现有的采用金丝键合线互联,存在的高传输损耗的问题,本发明在每个芯片pad上方的Pi介质层打孔制作孔状互联结构,使测试pad与微带线连接,而无需传统的金丝键合跳线结构,微带线与互联匹配微带枝节连接,用于修正孔状互联结构引入的阻抗失配,由于孔状互联结构和互联匹配微带枝节均采用高精度金属原子溅射技术制作,可以保证良好的一致性和重复性。

    太赫兹无跳丝共面波导单片及系统级电路低插损封装结构

    公开(公告)号:CN112993505B

    公开(公告)日:2022-05-03

    申请号:CN202110204572.1

    申请日:2021-02-24

    Abstract: 本发明公开一种太赫兹无跳丝共面波导单片及系统级电路低插损封装结构,应用于电路封装技术领域,针对现有的采用金丝键合线互联,存在的高传输损耗的问题,本发明在每个芯片测试pad上方的Pi介质层打孔制作孔状互联结构,使测试pad与共面波导微带连接,而无需传统的金丝键合跳线结构,微带与互联匹配枝节连接,用于修正孔状互联结构引入的阻抗失配,由于孔状互联结构和互联匹配枝节均采用高精度金属原子溅射技术制作,可以保证良好的一致性和重复性。

    一种用于估计模拟滤波器频率响应特性的方法

    公开(公告)号:CN103580646B

    公开(公告)日:2016-07-27

    申请号:CN201310601246.X

    申请日:2013-11-25

    Abstract: 本发明用于估计模拟滤波器频率响应特性的方法,通过将模拟滤波器与模数转换器连接,在一个模数转换器输入端和模拟滤波器的输入端分别送入正弦信号,在另外一个模数转换器的输入端送入余弦信号,且送入的正弦信号和余弦信号的频率相同,再对模数转换器量化后的信号进行互相关并求平均,通过计算得到模拟滤波器的幅频响应和相频响应,这样能够准确、快速确定出模拟滤波器的幅频特性和相频特性。

    一种提高数据截位后信号无杂散动态范围的方法

    公开(公告)号:CN103577152A

    公开(公告)日:2014-02-12

    申请号:CN201310601768.X

    申请日:2013-11-25

    Abstract: 本发明一种提高数据截位后信号无杂散动态范围的方法,通过设计产生一定幅度范围的均匀分布随机整数信号序列,且随机整数信号序列的位宽与截掉的位宽一致,将随机整数信号序列叠加到截位前的信号上,然后再进行位宽截断,获取到截位后的随机信号,这样使得截位误差的谐波幅度快速衰减,从而消除直接截位引起的谐波失真,改善截位后随机信号的动态范围。

    一种基于查表的窗函数生成方法

    公开(公告)号:CN103235635A

    公开(公告)日:2013-08-07

    申请号:CN201310134828.1

    申请日:2013-04-18

    Abstract: 本发明提供了一种基于查表的窗函数生成方法,从长度为N点的复数旋转因子向量TEMP[i]中提取相位为2πi/N∈[0,π/2]的正余弦项构建精简正余弦查找表,该查找表长度缩减为N/2,占用内存空间更少,且包含了窗函数表达式中所需的所有因子;通过相位拓宽,使得相位覆盖[0,2π]的正余弦函数值均映射到了长度为N/4、相位覆盖[0,π/2]的精简正余弦查找表,以供后续代入等价变换后的窗函数表达式,可大幅度减少计算量,提升数据加窗运算的吞吐率。此方法主要适用对象为能等价变换为由因子sin(2πi/N)、cos(2πi/N)组合成的多项式的常见窗函数,且较现有的窗函数产生方法更能节省资源消耗,减少计算耗时。

    一种简易单总线接口转换电路及其应用的数据采集系统

    公开(公告)号:CN102289420B

    公开(公告)日:2013-06-12

    申请号:CN201110177874.0

    申请日:2011-06-28

    Abstract: 本发明公开了一种简易单总线接口转换电路,通过至少两个三态缓冲器对发送数据进行驱动,增强了传输能力,同时单总线端通过一下拉电阻接地,提高了发送数据的抗干扰能力。同时,采用缓冲器对输入到逻辑与门数据输入端的输入数据进行放大后,通过并联的输出电阻和电容输出逻辑与门的串联的两个输入电阻的串联点上,这样对输入数据进行正向放大,增强了逻辑与门数据输入端输入数据的信号强度,数据接收稳定性得到了提高。此外,采用微处理器对发送和接收数据进行控制,在发送数据时,关闭了逻辑与门,不接收输入数据,避免了发送数据对微处理器接收端的影响,同时,也避免了现有技术中,发送数据时,微处理器接收端出现毛刺,降低通信可靠性的情况。

    一种多通道时钟同步方法及系统

    公开(公告)号:CN101150316B

    公开(公告)日:2011-05-11

    申请号:CN200710121805.1

    申请日:2007-09-14

    Abstract: 本发明提供了一种多通道时钟同步方法和系统,本发明的方法主要是利用相位校准原理,相位校准模块以接收到的主设备采样时钟和从设备驱动模块输出的一路采样时钟作为相位校准自动控制输入信号,对主设备的参考时钟进行相位调整,实现了主从设备采样时钟精确同步;本发明的多通道时钟同步系统包括主设备和至少一从设备,本系统还提供了一DSP+FPGA模块用于产生主动同步控制信号,和一控制模式选择模块用于实现了主动和自动控制模式选择。本发明可以实现多通道时钟精确同步,而且时钟系统在自动同步失效时,可以由操作者主动调整主从设备的相位差,达到主从设备再次同步的目的。

Patent Agency Ranking