-
公开(公告)号:CN114448420A
公开(公告)日:2022-05-06
申请号:CN202210077045.3
申请日:2022-01-24
Applicant: 珠海一微半导体股份有限公司
IPC: H03K19/0175
Abstract: 本发明公开一种单脉冲高电平信号同步电路,具体包括:单脉冲高电平信号同步模块,用于将输入的单脉冲高电平同步信号从第一时钟域同步转换至第二时钟域并传输至第一与门;单脉冲高电平信号补偿模块,用于对异常单脉冲高电平同步信号提供补偿修正信号;第一与门,用于采用单脉冲高电平信号补偿模块提供的补偿修正信号对单脉冲高电平信号同步模块输出的单脉冲高电平同步信号进行与逻辑选择,输出正常的第二时钟域的单脉冲高电平同步信号。本发明既满足同步信号从快时钟域传递至慢时钟域,还满足信号从慢时钟域传递至快时钟域,同时通过补偿修正信号解决了跨时钟域传递过程中出现异常信号的问题,实现最终跨时钟域输出单脉冲高电平同步信号。
-
公开(公告)号:CN114443264A
公开(公告)日:2022-05-06
申请号:CN202011222504.X
申请日:2020-11-05
Applicant: 珠海一微半导体股份有限公司
IPC: G06F9/50
Abstract: 本发明涉及一种基于硬件加速的激光重定位系统及芯片,该激光重定位系统采用硬件计算电路模块对读取过来的大批量的激光点云数据进行分块处理,并在此基础上按照AHB总线读写时序变化,对即时扫描获得的激光点云数据进行栅格位置概率进行分批量的遍历累加运算,再按照AHB总线读写时序变化自动写入专门的存储介质中以供CPU软件选择处理完成定位,代替CPU软件反复迭代处理数据,对CPU的主频要求不高,减少对外部存储介质的访问读写次数,比如不占用大量DDR带宽,还能兼顾激光探头旋转或激光重定位系统移动过程中产生的误差,整个激光重定位系统不在静止状态都保持较高的系统性能,提高客户的模组开发体验度。
-
公开(公告)号:CN113724747A
公开(公告)日:2021-11-30
申请号:CN202111116261.6
申请日:2021-09-23
Applicant: 珠海一微半导体股份有限公司
Abstract: 本发明公开了一种时钟分频模块、音频播停可控的数模转换电路及方法,本发明采用新的音频DAC架构,优化了传统架构中大量乘加运算、组合逻辑和寄存器,大大减小了硬件面积和设计复杂度;同时,解决了对音频DAC电路工作时钟频率严格要求的限制,并且可以支持不同采样率的音频,应用和设计上更灵活;此外,本发明还具有延时关闭工作使能的作用,使得所述电路在关闭到重新打开时,CIC滤波器可以正确进行插值,避免出现爆音现象,如果不进行延时则无法正常控制音频的暂停与播放。
-
公开(公告)号:CN113723034A
公开(公告)日:2021-11-30
申请号:CN202111114779.6
申请日:2021-09-23
Applicant: 珠海一微半导体股份有限公司
IPC: G06F30/33 , G06F30/337
Abstract: 本发明公开了一种电源管理架构、芯片和电源管理方法,该架构通过第一复位引脚和第二复位引脚发送使能信号分别对第一电源域电源模块和第二电源域电源模块进行唤醒,使电源架构从因第一电源域电源模块和第二电源域电源模块暂停工作而无法供电的状态中进行恢复,提高电源架构的功能性,使电源架构更加强壮和稳定;VDD1电源模块和VDD2电源模块通过互动操作来彼此唤醒,功能强大;低功耗电源域和高功耗电源域相互独立,互不影响,鲁棒性更强。
-
公开(公告)号:CN215954834U
公开(公告)日:2022-03-04
申请号:CN202122303725.6
申请日:2021-09-23
Applicant: 珠海一微半导体股份有限公司
Abstract: 本实用新型公开了一种时钟分频模块及音频播停可控的数模转换电路,本实用新型采用新的音频DAC架构,优化了传统架构中大量乘加运算、组合逻辑和寄存器,大大减小了硬件面积和设计复杂度;同时,解决了对音频DAC电路工作时钟频率严格要求的限制,并且可以支持不同采样率的音频,应用和设计上更灵活;此外,本实用新型还具有延时关闭工作使能的作用,使得所述电路在关闭到重新打开时,CIC滤波器可以正确进行插值,避免出现爆音现象,如果不进行延时则无法正常控制音频的暂停与播放。
-
公开(公告)号:CN215954316U
公开(公告)日:2022-03-04
申请号:CN202122304478.1
申请日:2021-09-23
Applicant: 珠海一微半导体股份有限公司
IPC: G06F30/33 , G06F30/337
Abstract: 本实用新型公开了一种电源管理架构和芯片,该架构通过第一复位引脚和第二复位引脚发送使能信号分别对第一电源域电源模块和第二电源域电源模块进行唤醒,使电源架构从因第一电源域电源模块和第二电源域电源模块暂停工作而无法供电的状态中进行恢复,提高电源架构的功能性,使电源架构更加强壮和稳定;VDD1电源模块和VDD2电源模块通过互动操作来彼此唤醒,功能强大;低功耗电源域和高功耗电源域相互独立,互不影响,鲁棒性更强。
-
公开(公告)号:CN220511099U
公开(公告)日:2024-02-20
申请号:CN202320302879.X
申请日:2023-02-24
Applicant: 珠海一微半导体股份有限公司
IPC: H03M1/46
Abstract: 本申请公开逐次逼近模数转换器及芯片,包括:过采样率计数电路和移位电路;其中,所述过采样率计数电路基于寄存器配置的模数转换序列长度值以计数的方式计算过采样率,所述移位电路用于对模数转换后的数字信号进行求和移位处理。本申请实现对逐次逼近模数转换器原始转换数据的过采样移位功能,使得过采样过程完全硬件化,无需等待上层软件执行过采样,减少对中央处理器的资源占用,降低中央处理器运算负载,提高过采样移位效率。
-
公开(公告)号:CN216904864U
公开(公告)日:2022-07-05
申请号:CN202220179277.5
申请日:2022-01-24
Applicant: 珠海一微半导体股份有限公司
IPC: H03K19/0175 , H03K19/20
Abstract: 本实用新型公开跨时钟域信号同步电路,该电路具体包括:高电平脉冲同步模块,用于输出从第一时钟域同步转换至第二时钟域的单脉冲高电平同步信号;低电平脉冲同步模块,用于输出从第一时钟域同步转换至第二时钟域的单脉冲低电平同步信号;脉冲检测模块,用于输出从第一时钟域同步转换第二时钟域的连续脉冲信号;其中,所述高电平脉冲同步模块的输出端与所述脉冲检测模块的第一输入端连接,所述低电平脉冲同步模块的输出端与所述脉冲检测模块的第二输入端连接。本实用新型实现信号从第一时钟域传递至第二时钟域,既能够满足信号从快时钟域传递至慢时钟域,又能够满足信号从慢时钟域传递至快时钟域,经过脉冲检测模块的处理,实现连续的跨时钟域同步信号的输出。
-
公开(公告)号:CN217135473U
公开(公告)日:2022-08-05
申请号:CN202121448870.7
申请日:2021-06-29
Applicant: 珠海一微半导体股份有限公司
Abstract: 本实用新型公开了一种音频数模转换电路,所述电路采用新的音频DAC架构,优化了传统架构中大量乘加运算、组合逻辑和寄存器,大大减小了硬件面积和设计复杂度;同时,解决了对音频DAC电路工作时钟频率严格要求的限制,并且可以支持不同采样率的音频,应用和设计上更灵活。
-
公开(公告)号:CN216904865U
公开(公告)日:2022-07-05
申请号:CN202220179889.4
申请日:2022-01-24
Applicant: 珠海一微半导体股份有限公司
IPC: H03K19/0175
Abstract: 本实用新型公开单脉冲高电平信号同步电路,具体包括:单脉冲高电平信号同步模块,用于将输入的单脉冲高电平同步信号从第一时钟域同步转换至第二时钟域并传输至第一与门;单脉冲高电平信号补偿模块,用于对异常单脉冲高电平同步信号提供补偿修正信号;第一与门,用于采用单脉冲高电平信号补偿模块提供的补偿修正信号对单脉冲高电平信号同步模块输出的单脉冲高电平同步信号进行与逻辑选择,输出正常的第二时钟域的单脉冲高电平同步信号。本实用新型既满足同步信号从快时钟域传递至慢时钟域,还满足信号从慢时钟域传递至快时钟域,同时通过补偿修正信号解决了跨时钟域传递过程中出现异常信号的问题,实现最终跨时钟域输出单脉冲高电平同步信号。
-
-
-
-
-
-
-
-
-