一种双沟槽SS-SiC MOSFET结构
    51.
    发明公开

    公开(公告)号:CN109768091A

    公开(公告)日:2019-05-17

    申请号:CN201910192344.X

    申请日:2019-03-13

    Abstract: 本发明公开了一种双沟槽SS-SiC MOSFET结构,包括:一碳化硅衬底;依次堆叠在衬底之上的一碳化硅N型电子漂移外延层、一碳化硅N型电流扩展外延层、一碳化硅P型基区层、一碳化硅N型重掺杂层、两个对称分布、从碳化硅N型重掺杂层顶部延伸到碳化硅N型电流扩展外延层中的碳化硅源极P型重掺杂离子注入区;两个在碳化硅源极P型重掺杂离子注入区内的源极沟槽;一位于中心的栅极沟槽;一位于栅极沟槽下的P型遮蔽区;一包覆栅极沟槽的二氧化硅层;一栅极多晶硅层。本发明提出的双沟槽SS-SiC MOSFET结构,通过短P型遮蔽区和浅源极沟槽的设计,可以实现在不损失器件的耐压能力的同时,提高器件的电流能力。

    漂移探测器及其制作方法
    52.
    发明公开

    公开(公告)号:CN109671799A

    公开(公告)日:2019-04-23

    申请号:CN201811578851.9

    申请日:2018-12-21

    CPC classification number: H01L31/1185 H01L31/022416 H01L31/18 H01L31/1804

    Abstract: 本发明公开了一种漂移探测器及其制作方法,其中,漂移探测器,包括:高阻N型衬底、P型半导体薄膜、N型半导体薄膜、金属电极层和隔离层,其中,P型半导体薄膜与高阻N型衬底构成PN结,或者P型半导体薄膜中的P型掺杂剂扩散到N型衬底中构成PN结,PN结形成:漂移电极、第一保护环、第二保护环和入射窗口;N型半导体薄膜与高阻N型衬底构成高低结,或者N型半导体薄膜中的N型掺杂剂扩散到N型衬底中构成高低结,高低结形成:阳极、第一接地电极和第二接地电极;以及第二P型半导体薄膜,用来形成分压器。该漂移探测器实现大面积、低噪声、能量分辨率高,且具有简单的制作工艺,可进行大批量制造。

    漂移探测器及其制作方法
    53.
    发明公开

    公开(公告)号:CN109671797A

    公开(公告)日:2019-04-23

    申请号:CN201811579268.X

    申请日:2018-12-21

    Abstract: 本发明公开了一种漂移探测器及其制作方法,该漂移探测器包括:第一导电半导体衬底、隧穿氧化层、第二导电半导体层、第三导电半导体层、金属电极层和隔离层;其中,第二导电半导体层与第一导电半导体衬底的导电类型相反,第三导电半导体层与第一导电半导体衬底的导电类型相同,第二导电半导体层、位于其下方的隧穿氧化层和第一导电半导体衬底共同构成PN结,该PN结形成:漂移电极、第一保护环、入射窗口和第二保护环;第三导电半导体层、位于其下方的隧穿氧化层和第一导电半导体衬底共同构成高低结,该高低结形成:阳极、第一接地电极和第二接地电极。该漂移探测器实现大面积、低噪声、能量分辨率高,且具有简单的制作工艺,可进行大批量制造。

    基于交流电压下微波等离子体的碳化硅氧化方法

    公开(公告)号:CN109494147A

    公开(公告)日:2019-03-19

    申请号:CN201811349424.3

    申请日:2018-11-13

    Abstract: 一种基于交流电压下微波等离子体的碳化硅氧化方法,包括:步骤一、提供碳化硅衬底,将碳化硅衬底放置在微波等离子体发生装置中;步骤二、加入含氧气体,在交流电压下产生氧等离子体;步骤三、通过所述交流电压控制所述氧等离子体中的氧离子与电子的运动,在所述碳化硅衬底上生成预定厚度的氧化层,其中,碳化硅衬底电压为负时,氧离子靠近界面与碳化硅发生氧化反应,碳化硅衬底电压为正时,电子靠近界面与碳化硅发生还原反应,将碳残留去除;步骤四、停止通入含氧气体,反应结束。本发明可以实现对碳化硅氧化层的实时修复,有效减小碳残留,改善界面质量,减小氧化层中的缺陷中心对载流子的散射作用。

    一种绝缘栅双极晶体管及其制作方法

    公开(公告)号:CN109166918A

    公开(公告)日:2019-01-08

    申请号:CN201811004891.2

    申请日:2018-08-30

    Abstract: 本发明提供一种绝缘栅双晶体管及其制作方法,绝缘栅双极晶体管包括:衬底;缓冲层形成于衬底上;外延层形成于缓冲层上;埋层基区形成于外延层内;沟槽型栅极形成于外延层内;浮空掺杂区形成沟槽型栅极之间,浮空掺杂区内的电位是浮空的;介质层形成外延层上;埋层基区位于沟槽型栅极的一侧,埋层基区位于源区的下方,且在纵向分布上,埋层基区的深度大于所述沟槽型栅极的深度;如此,埋层基区可降低沟槽型栅极底部拐角处的电场强度,提高栅介质层的可靠性及稳定性;沟槽型栅极可以消除JFET区电阻,降低晶体管的正向导通电压;浮空掺杂区可以降低沟槽型栅极底部另一拐角处的电场强度,增大晶体管的元胞节距和优化沟道晶向,提高击穿电压。

    具有微孔微纳结构双耦合谐振腔的微波等离子体发生装置

    公开(公告)号:CN108770174A

    公开(公告)日:2018-11-06

    申请号:CN201810521198.6

    申请日:2018-05-25

    CPC classification number: H05H1/46 H05H2001/4607

    Abstract: 一种具有微孔/微纳结构双耦合谐振腔的微波等离子体发生装置,包括外腔体和设置在所述外腔体内的多个微孔/微纳结构双耦合谐振腔,其中所述谐振腔包括一圆柱形腔体,所述圆柱形腔体的周壁上均匀分布由多个微孔形成的微孔阵列,所述微孔的直径是波长的奇数倍,所述腔体的内壁上具有金属微纳结构,所述金属微纳结构的周期尺寸为λ/n,λ为入射波长,n为谐振腔材料的折射率。本发明通过优化设计双耦合谐振方式,来减少引导模和泄漏模的损耗,达到在固定区域谐振最大程度增强的目的,并能提高等离子体的均匀性,保证光耦合和场空间局域增强特性的前提下,可改善吸收损耗问题,另外多个谐振腔独立控制,可以有效控制等离子体的温度。

    基于两步微波等离子体氧化的碳化硅氧化方法

    公开(公告)号:CN108666206A

    公开(公告)日:2018-10-16

    申请号:CN201810521200.X

    申请日:2018-05-25

    CPC classification number: H01L21/02164 H01L21/02233 H01L21/02252

    Abstract: 一种基于两步微波等离子体氧化的碳化硅氧化方法,包括:提供碳化硅衬底;将所述碳化硅衬底放置在微波等离子体发生装置中;通入第一含氧气体,产生的氧等离子体以第一升温速度升温到第一温度,在所述第一温度和第一压力下进行低温等离子体氧化;将氧等离子体以第二升温速度升温到第二温度,通入第二含氧气体,在所述第二温度和第二压力下进行高温等离子体氧化,直到生成预定厚度的二氧化硅;停止通入含氧气体,反应结束;其中,第一温度为300-400℃,第二温度为700-900℃,所述第一压力为100-200mTorr,所述第二压力为700-900mTorr,所述第一升温速度大于所述第二升温速度。本发明可以显著提高碳化硅的氧化效率,有效改善界面质量。

    一种垂直结构的氮化镓功率二极管器件及其制作方法

    公开(公告)号:CN108198865A

    公开(公告)日:2018-06-22

    申请号:CN201711422454.8

    申请日:2017-12-25

    Abstract: 本发明提供一种垂直结构的GaN功率二极管器件制作方法,其中包括:步骤一、提供衬底,提供在衬底上的外延层,并在外延层上生长反型掺杂外延层;步骤二、图形化刻蚀反型掺杂外延层,形成凹槽;步骤三、在器件表面再生长外延层,并填充凹槽;步骤四、在器件表面淀积第一阳极金属层,在反型掺杂外延层区域图形化第一阳极金属,制作欧姆合金;步骤五、在器件正表面淀积第二阳极金属层,并在器件背面制作阴极。本发明还提供一种垂直结构的GaN功率二极管器件。本发明能够GaN基功率二极管在更高电流和功率环境下的性能。

Patent Agency Ranking