一种TIADC系统频响非一致性误差的校正方法

    公开(公告)号:CN110557122A

    公开(公告)日:2019-12-10

    申请号:CN201910910104.9

    申请日:2019-09-25

    Abstract: 本发明公开了一种基于采样重构滤波器组的TIADC系统频响非一致性误差校正方法,首先测量TIADC系统各ADC的频响,再确定理想频响函数,并利用理想频响和各ADC频响计算采样重构滤波器频响;根据采样重构滤波器频响求得其幅频响应与群延时,然后根据幅频设计第一级线性相位幅频补偿滤波器组,并根据群延时设计第二级全通滤波器组与第三级分数延时滤波器组,再计算整体整数延时,这三级滤波器组构成了采样重构滤波器组;将实际采样数据通过采样重构滤波器组,并根据整体延时确定与实际采样序列对应的重构采样序列,最后根据实际采样序列与重构采样序列计算校正后的采样序列,这样就解决了TIADC系统在较大频响差异下的频响非一致性误差校正问题。

    一种TIADC采集系统的时间误差估计及校正方法

    公开(公告)号:CN108809308A

    公开(公告)日:2018-11-13

    申请号:CN201810600898.4

    申请日:2018-06-12

    CPC classification number: H03M1/1009 H03M1/1245

    Abstract: 本发明公开了一种TIADC采集系统的时间误差估计及校正方法,通过给TIADC系统一个高频标准正弦激励获得各ADC采样数据,再对各ADC采样数据做无频谱泄漏的FFT获得其频谱,并利用频域折叠理论精确获得各ADC相位谱值,然后利用各ADC相位谱值获得时间误差估计值,并对估计值进行修正以获得时间误差校正值,最后根据时间误差校正值和ADC内部相位调节单元对TIADC时间误差进行校正。

    一种基于混合架构的高速高精度多通道并行采集系统

    公开(公告)号:CN107453755A

    公开(公告)日:2017-12-08

    申请号:CN201710561865.9

    申请日:2017-07-11

    Abstract: 本发明公开了一种基于混合架构的高速高精度多通道并行采集系统,通过对采样时钟模块的重新设计,产生适用于时间交替和时间同步混合架构ADC阵列模块的多相时钟信号,使得每个通道的ADC阵列模块可以工作在两种模式即高分辨率模式和高采样率模式,这样,使采集系统在兼顾高采样率的同时有效地提高了系统分辨率,在多ADC+多FPGA(MCMP)的结构下实现高速实时采样。此外,该结构可兼容多种工作模式,实现不同指标的结构复用以适用于多场合需求。

Patent Agency Ranking