-
公开(公告)号:CN116015307B
公开(公告)日:2023-05-23
申请号:CN202310304881.5
申请日:2023-03-27
Applicant: 电子科技大学
IPC: H03M1/66
Abstract: 本发明涉及模拟集成电路领域,特别涉及一种电流舵DAC数模转换器。本发明基于现有二进制电流舵DAC的电流源阵列,通过多级复制电流的方式来摆脱高位电流源尺寸大小与低位电流源尺寸大小直接相关的问题。比如设定各PMOS管以及NMOS管的宽长比,配合N位二进制码分别控制N条电流支路上的N个开关以产生电压输出,从而极大地减小了电流源阵列的面积,实现减小DAC的面积。既可以应用在纯二进制电流舵DAC上,也可以应用在分段式电流舵DAC上。最终本发明的电流舵DAC在保证总体性能相当的情况下,随着电流舵DAC的位数越高,电流舵DAC的总面积远小于现有二进制电流舵DAC的总面积。
-
公开(公告)号:CN111682853B
公开(公告)日:2023-05-16
申请号:CN202010541438.6
申请日:2020-06-15
Applicant: 电子科技大学
Abstract: 本发明属于集成电路领域,尤其涉及一种电容耦合斩波放大器的交替电容网络。本发明通过对输入交替电容和反馈交替电容的设置,不会交替采样正负极输入和输出信号,极大地减小了对电容的充放电,从而极大地提高了输入阻抗,避免使用输入阻抗提升技术,同时减小了输出信号中由于电容充放电产生的尖峰。本发明有利于减小电路面积功耗,降低电路复杂性,并提高信号的质量。
-
公开(公告)号:CN111697963B
公开(公告)日:2023-03-21
申请号:CN202010541457.9
申请日:2020-06-15
Applicant: 电子科技大学
IPC: H03K19/02 , H03K17/955
Abstract: 本发明属于集成电路领域,尤其涉及一种适用于纹波消除环路的积分器。本发明采用三个状态的积分器,在自归零(AZ)状态和信号传输(TS)状态之间加入一个预充电(PC)状态;在自归零(AZ)状态结束后,通过对运放Gm3输出端电容进行预充电,使其电压提前充电至与积分电容Cint1_a和Cint2_a上电压一致,使得在自归零(AZ)状态结束切换至信号传输(TS)状态时不会有较大的充放电过程,这样当积分器从预充电(PC)状态切换至信号传输(TS)状态时,运放输出端不会经历电压跳变,也就不会形成残余尖峰,从而提高了信号质量。
-
公开(公告)号:CN115441875B
公开(公告)日:2023-03-14
申请号:CN202211388639.2
申请日:2022-11-08
Applicant: 电子科技大学
Abstract: 本发明属于模拟集成电路技术领域,具体为一种基于预测方式的免复位分段式模拟数字转换器。本发明通过预测量化高位码字加分段式参考电压量化低位码字的方式,预测量化高位码字时,通过不断更新load码字,从预测电容阵列低位开始量化,最终得出本次输入信号对应的高位码字,高位码字量化完成后,进行低位码字量化,其中,三位低位码字量化只需要两个单位电容进行切换得到。本发明最多只需要采用2*(N‑4)+3个量化周期,降低了整体量化周期数的要求,具有较低的功耗;DAC电容阵列大小为(2N‑3+2)个单位电容,约为传统模数转换器面积的1/8,将电容阵列面积大幅度缩减;尤其适用于量化幅度变化较大的生物电信号的应用场景。
-
公开(公告)号:CN115441875A
公开(公告)日:2022-12-06
申请号:CN202211388639.2
申请日:2022-11-08
Applicant: 电子科技大学
Abstract: 本发明属于模拟集成电路技术领域,具体为一种基于预测方式的免复位分段式模拟数字转换器。本发明通过预测量化高位码字加分段式参考电压量化低位码字的方式,预测量化高位码字时,通过不断更新load码字,从预测电容阵列低位开始量化,最终得出本次输入信号对应的高位码字,高位码字量化完成后,进行低位码字量化,其中,三位低位码字量化只需要两个单位电容进行切换得到。本发明最多只需要采用2*(N‑4)+3个量化周期,降低了整体量化周期数的要求,具有较低的功耗;DAC电容阵列大小为(2N‑3+2)个单位电容,约为传统模数转换器面积的1/8,将电容阵列面积大幅度缩减;尤其适用于量化幅度变化较大的生物电信号的应用场景。
-
公开(公告)号:CN113014262A
公开(公告)日:2021-06-22
申请号:CN202110202220.2
申请日:2021-02-23
Applicant: 电子科技大学
IPC: H03M1/38
Abstract: 本发明属于模拟集成电路技术领域,具体涉及一种伪单端的低功耗模数转换器量化方法。本发明通过改进电容切换策略,采样时所有电容下极板都接到GND,在采样结束以后,进行复位操作,将所有电容的下极板都接到VCM,从采样到复位的功耗为0。通过复位使得比较器输入端电压均提高了VCM,根据第一次的比较结果进行电容的切换,若d1=1,将P端所有电容均从VCM切向GND;若d1=0,将N端所有电容均从VCM切向GND,从而实现了第一步切换功耗也为0。每一次只会切换一个电容,不会出现多个量化电容同时进行切换的情况,从根本上降低了DAC部分的功耗,同时可以结合其他常规的低功耗设计方法,使得整体功耗进一步降低。
-
公开(公告)号:CN110623662B
公开(公告)日:2021-06-01
申请号:CN201910814123.1
申请日:2019-08-30
Applicant: 电子科技大学
Abstract: 本发明属于模拟集成电路技术领域,特别涉及一种用于心电信号特征参数提取的自适应阈值迭代算法。本发明根据候选点和自适应阈值中高低阈值的关系,开发出两套自适应的迭代高阈值和低阈值规则,能够有效地检测出心电信号中的QRS波的R点,具有速度快、需要的存储容量少和对非常规QRS中R点识别度高等特点。
-
公开(公告)号:CN112367084A
公开(公告)日:2021-02-12
申请号:CN202011321068.1
申请日:2020-11-23
Applicant: 电子科技大学 , 上海华力微电子有限公司
IPC: H03M1/38
Abstract: 一种基于终端电容复用的逐次逼近型模数转换器量化方法,SAR ADC的DAC模块包括两组DAC电容阵列,每组DAC电容阵列包括N‑2个二进制的量化电容和1个冗余电容。量化过程中DAC模块的两组DAC电容阵列对差分输入信号进行采样,采样结束后直接进行第一次比较,在前N‑2次比较中,每次比较后根据比较结果依次切换两组DAC电容阵列的最高位量化电容至最低位量化电容,切换最低位量化电容后进行第N‑1次比较,并根据第N‑1次比较结果切换两组DAC电容阵列中的一个冗余电容,切换冗余电容后进行第N次比较获得第N次比较结果。本发明基于共模电压的下极板采样结合终端电容复用技术,使得本发明的DAC电容阵列仅用N‑2位量化电容就可以进行N位量化,具有面积小和功耗低的特点。
-
公开(公告)号:CN111900988A
公开(公告)日:2020-11-06
申请号:CN202010735584.2
申请日:2020-07-28
Applicant: 电子科技大学
IPC: H03M1/38
Abstract: 本发明属于模拟数字转换技术领域,具体涉及一种复合式三阶噪声整形逐次逼近型模数转换器。本发明采用了一种复合结构的噪声整形环路滤波器,以EF环路为主体架构,将剩余残差通过其FIR滤波器L(z)叠加到输入信号Vin上。该叠加信号与数字输出相减形成实际的剩余残差。通过额外增加一条CIFF前馈积分电路H(z),对剩余残差积分并累加到EF环路中的叠加信号上,从而实现高阶噪声整形滤波器。
-
公开(公告)号:CN106992781A
公开(公告)日:2017-07-28
申请号:CN201710188810.8
申请日:2017-03-27
Applicant: 电子科技大学
Abstract: 二进制电荷重分配型逐次逼近模数转换器的预测量化方法,属于模拟数字转换技术领域。本发明基于共模电压复位结构电容阵列DAC,将上次量化结果高P位编码直接载入到本次高P位的量化结果,根据冗余电容切换前后两次的切换结果来判断预测结果,如果预测正确就可以进行低位剩余位数的比较,如果预测错误则将高P位下极板电容复位,重新进行传统式从最高位向最低位(MSB_First)量化。本发明最大限度地降低了数模转换器模块的切换频率及比较器的比较次数,大幅度衰减了信号的中低频部分的平均量化功耗,实现低功耗设计;本发明可以作为心电(ECG)、脑电(EEG)等生物医疗信号的特征参数提取手段,在极低的功耗下提取出目标信号的极值和频率特性。
-
-
-
-
-
-
-
-
-