基于流水线重构的超长指令字体系架构性能模拟方法

    公开(公告)号:CN106293641A

    公开(公告)日:2017-01-04

    申请号:CN201610601844.0

    申请日:2016-07-27

    CPC classification number: G06F9/3853 G06F9/45508

    Abstract: 本发明公开了一种基于流水线重构的VLIW体系架构性能模拟方法,其中,包括:第一步:E3节拍模拟;第二步:E2节拍模拟;第三步:E1节拍模拟;第四步:DC节拍模拟;第五步:DP节拍模拟;第六步:PR节拍模拟;第七步:PW节拍模拟;第八步:PS节拍模拟;第九步:PG节拍模拟。本发明基于流水线重构的超长指令字体系架构性能模拟方法,对VLIW体系结构影响流水线模拟的各个因素进行抽象和分析,基于延迟槽结构的流水线推进,能够实现VLIW体系结构流水线的模拟和精确的周期计算,为设备时钟精确的仿真模型提供理论依据和具体实现方法。

    一种基于容器化技术的图形化集成开发环境设计方法

    公开(公告)号:CN119829020A

    公开(公告)日:2025-04-15

    申请号:CN202411688479.2

    申请日:2024-11-25

    Abstract: 本发明涉及一种基于容器化技术的图形化集成开发环境设计方法,属于软件开发领域。本发明通过容器化技术将开发工具及其相关依赖封装,确保开发环境的标准化、隔离性和可移植性,避免传统开发环境中的配置错误和版本冲突;利用X11协议将容器内的图形界面显示到宿主机屏幕上,确保开发工具与本地开发环境的使用体验一致;通过挂载技术实现宿主机与容器之间的文件无缝同步,避免手动复制和同步代码的麻烦;容器的启动、停止和重启操作简便,开发人员可灵活管理开发环境,并确保开发文件的持久性。本发明能有效提高开发人员在容器化环境中的工作效率。

    一种通用的外围设备功能行为级建模与仿真方法

    公开(公告)号:CN119148994A

    公开(公告)日:2024-12-17

    申请号:CN202411251561.9

    申请日:2024-09-08

    Abstract: 本发明涉及一种通用的外围设备功能行为级建模与仿真方法,属于设备建模与仿真领域。本发明首先针对外围设备特点,定义一种设备描述文件*.vdl,描述外围设备通用信息;其次,对外围设备进行行为级建模,包括寄存器、IO接口等内容;然后,对设备模型功能进行完善,完成寄存器读写,数据收发、设备初始化等功能仿真,将设备模型描述文件翻译成设备C代码;最后,进行设备功能模型一致性检查,通过检查后,将C代码编译为可供调用的设备动态库。该方法实现的通用外围设备行为级功能仿真方法,建模过程规范、模型属性与接口描述清晰、逻辑功能描述准确,形成了一种通用、高效的外围设备建模与仿真方法,提高了外围设备的仿真效率。

    一种基于仿真平台的多层级、多模式软件故障注入方法

    公开(公告)号:CN116431518A

    公开(公告)日:2023-07-14

    申请号:CN202310461957.5

    申请日:2023-04-26

    Abstract: 本发明涉及一种基于仿真平台的多层级、多模式软件故障注入方法,属于嵌入式软件测试领域。本发明通过修改仿真平台来达到故障注入的效果,仿真平台具有可控性强的特点,故障注入灵活、精度高。该方法首先采用虚拟化技术实现仿真平台构建,包括处理器、外设、总线等模型;其次,构建故障注入案例库,包括处理器平台级、接口设备级、通信协议级等层级,统一进行故障案例设计和管理;然后,配置故障注入参数,执行故障注入,包括基于时间、基于PC、基于地址等注入方式;最后,采集故障案例注入后的执行信息,生成代码覆盖率报告。本发明提高嵌入式软件测试充分性,保障软件质量和可靠性。

    一种基于XML的通信数据协议通用化描述方法

    公开(公告)号:CN109525364A

    公开(公告)日:2019-03-26

    申请号:CN201811273839.7

    申请日:2018-10-30

    Abstract: 本发明涉及一种基于XML的通信数据协议通用化描述方法,涉及通信技术领域。该方法通过定义各种不同类型协议字段元素,并赋予这些协议字段元素不同的属性,然后采用基于XML配置文件的方式对通信数据协议进行描述,最后提出了通信数据编码方法,对这套通信协议描述方法进行实现。该方法能够实现测试通信数据协议的通用化描述,支持分系统或设备的业务逻辑和数据相分离,为测试过程中数据的灵活可控提供了技术支撑,从而为分系统或设备的充分性测试提供了支持手段。

    基于关联规则的FPGA/IP核代码规则检查方法

    公开(公告)号:CN109086202A

    公开(公告)日:2018-12-25

    申请号:CN201810796986.6

    申请日:2018-07-19

    Abstract: 本发明涉及一种基于关联规则的FPGA/IP核代码规则检查方法,涉及FPGA/IP核验证技术领域。本发明的方法效率高、自动化程度高。测试人员在使用代码规则检查工具针对代码完成初步的规则检查,得到违反工具内部语法规则的检查结果之后,即可利用自动化的数据分析脚本与关联规则进行匹配,对检查结果进行分析,给出代码存在缺陷情况的判断,而不需要人工对每一条工具结果进行详细的分析、判断。本发明的方法可靠性好。代码规则检查过程依赖于代码规则检查工具以及已确认的代码缺陷数据,仅在最后一步经过测试人员的人工确认,尽可能避免引入人为操作,有效减少了因测试人员水平有限、精力不足等人为因素导致的缺陷误报、漏报情况,得到更可靠的代码规则检查结果。

Patent Agency Ranking