-
公开(公告)号:CN1608347A
公开(公告)日:2005-04-20
申请号:CN02825907.6
申请日:2002-12-25
Applicant: 三菱电机株式会社
Inventor: 松本涉
CPC classification number: H03M13/1177 , H03M13/033 , H03M13/1148 , H03M13/1151
Abstract: 本发明的LDPC码用检查矩阵生成方法通过假定解码器中的输入输出数据的对数似然比可近似于高斯分布来对LDPC码的「Sum-Product算法」进行分析,求出误差成为0的SNR的界限(threshold),通过使用一次线性规划法搜索行的权重和列的权重最佳的总体,以在编码速率固定的状态下高斯噪声成为最大,并按照该总体生成LDPC码用的检查矩阵。
-
公开(公告)号:CN1593032A
公开(公告)日:2005-03-09
申请号:CN03801534.X
申请日:2003-05-22
Applicant: 三菱电机株式会社
Inventor: 松本涉
CPC classification number: H04L27/0014 , H03M13/1102 , H03M13/336 , H04L1/0041 , H04L1/005 , H04L1/0057 , H04L1/0063 , H04L7/0062 , H04L2027/003 , H04L2027/0053 , H04L2027/0067
Abstract: 本发明的接收机,解码单元(5)在成为取样开始点的候补的多个取样点,对接收信号实施根据“sum-product算法”的1次LDPC解码,相位误差推定部件(6)用在解码过程中输出的软判定信息,实施根据MMSE的相位误差推定,乘法器(4)根据推定结果校正接收信号,帧判定单元(7)通过比较最新的对数相似比率的绝对值的平均(A)和前1个对数相似比率的绝对值的平均(B)判断是否结束校正处理结束,当B≥A时,结束校正处理,此后,将与取样开始点的候补中的对数相似比率的绝对值的平均的最大值对应的点作为帧的取样开始点。
-
公开(公告)号:CN1389038A
公开(公告)日:2003-01-01
申请号:CN01802617.6
申请日:2001-07-12
Applicant: 三菱电机株式会社
Inventor: 松本涉
IPC: H04J11/00
CPC classification number: H04L1/005 , H03M13/033 , H03M13/15 , H03M13/1515 , H03M13/2966 , H03M13/2975 , H04L1/0042 , H04L1/0066 , H04L1/007 , H04L1/0071 , H04L1/04
Abstract: 发送部件一方面将高速数据缓冲器路径的处理和交错数据缓冲器路径的处理分离成单音(Tone)单位,例如,用高速数据缓冲器确保可通话程度的传送率,不编码该通话数据而进行输出,另一方面,用交错数据缓冲器确保剩余的单音,将该单音上的位turbo编码并输出;接收部件将傅里叶变换处理后的频率数据以单音单位分别分配给高速数据缓冲器路径和交错数据缓冲器路径,在此状态下,硬判定高速数据缓冲器路径中分配的单音上的位,另一方面,turbo解码交错数据缓冲器路径中分配的单音上的位。
-
公开(公告)号:CN1341294A
公开(公告)日:2002-03-20
申请号:CN00804107.5
申请日:2000-12-13
Applicant: 三菱电机株式会社
CPC classification number: H03M13/258 , H03M13/1515 , H03M13/2966 , H03M13/2975
Abstract: 具备有turbo编码器(1)、turbo译码器以及第三判定器(2)。Turbo编码器(1)通过对发送数据的较低2位执行turbo编码,可输出2比特的信息位、具有对各个信息位的纠错能力一致的2比特的冗余位。Turbo译码器(第一译码器(11)、第二译码器(15)等),对有特性恶化可能性的接收信号的低2位执行软判定处理,并且,通过利用里德-索罗门编码执行纠错,而估测出前述低2位的信息位。第三判定器(22),对接收信号中的其它位进行硬判定处理,并估测出其它较高位。
-
公开(公告)号:CN1302493A
公开(公告)日:2001-07-04
申请号:CN00800612.1
申请日:2000-02-21
Applicant: 三菱电机株式会社
CPC classification number: H04L1/0022 , H04B3/542 , H04B2203/5408 , H04B2203/5416 , H04B2203/5425 , H04B2203/5483 , H04B2203/5495 , H04L1/0003 , H04L1/0025 , H04L12/403 , H04L69/24
Abstract: 在连接到同一个电力线上的已经设置的电力线调制解调器之间进行一次调制解调方式的变更时,采用假想主设备的概念。如果具体地想,则在连接到电力线7上的多个电力线调制解调器中判断为「以当前的一次调制解调方式难以确保通信品质」的电力线调制解调器成为一次调制方式变更处理中的假想主设备。首先,假想主设备对于其它的电力线调制解调器发送提示了下一个一次调制方式的变更请求命令。而且,在没有来自接收到变更请求命令的其它的电力线调制解调器的拒绝变更命令的应答时,把当前自身的电力线调制解调器正在使用的一次调制解调方式变更为前述下一个一次调制方式的同时,进而,对于其它的电力线调制解调器发送变更指示命令。最后,接收到变更指示命令的其它的电力线把当前的一次调制方式变更为所指示的一次调制方式。
-
公开(公告)号:CN1296682A
公开(公告)日:2001-05-23
申请号:CN99804983.2
申请日:1999-12-17
Applicant: 三菱电机株式会社
CPC classification number: H04L5/0094 , H04B3/54 , H04B2203/5408 , H04B2203/5416 , H04B2203/5495 , H04J14/0221 , H04L5/0007 , H04L5/0046
Abstract: 从连接到同一电力线7上的多个机器中根据噪音测定的结果判定「难于使用现在的音调集合/音调位置继续进行通信」的机器成为音调变更处理的假想主装置。假想主装置的机器发信音调变更要求命令,在一定时间的期间等待其他机器的应答。在此期间一旦接收到音调变更否定命令时,假想主装置的机器在该时刻就打消进行变更的念头,并结束假想主装置处理。另一方面,在经过一定时间未接收到音调变更否定命令时,假想主装置的机器就发信音调变更指示命令。并且,以接收音调变更指示命令为契机,现在连接的所有的机器一起变更音调。
-
公开(公告)号:CN1287739A
公开(公告)日:2001-03-14
申请号:CN99801788.4
申请日:1999-06-04
Applicant: 三菱电机株式会社
Inventor: 松本涉
CPC classification number: H04Q11/04 , H04B3/32 , H04M11/068 , H04Q2213/13039 , H04Q2213/13164 , H04Q2213/13166 , H04Q2213/13174 , H04Q2213/1319 , H04Q2213/13201 , H04Q2213/13202 , H04Q2213/13209 , H04Q2213/13215 , H04Q2213/13216 , H04Q2213/13292 , H04Q2213/13297 , H04Q2213/13352 , H04Q2213/13389
Abstract: 一种通信装置,它按传输线路在一个周期内设定适于数据发送的期间的数据发送期间和作为上述数据发送期间之外的期间的准数据发送期间,同时多路复用第一数据及第二数据并进行通信,为了在一个周期的上述数据发送期间能够发送一个周期的上述第一数据,进行位分配,为了在特定周期的上述数据发送期间的没有分配上述第一数据的部分能够发送特定周期的上述第二数据,进行位分配并进行发送。
-
公开(公告)号:CN1286860A
公开(公告)日:2001-03-07
申请号:CN99801654.3
申请日:1999-06-04
Applicant: 三菱电机株式会社
CPC classification number: H04J3/07 , H04J3/10 , H04L5/02 , H04L5/1484
Abstract: 一种在多个数据通信装置间利用离散多频音调制解调方式进行数据通信的通信装置,在具有使用时间分割的半双工方式进行通信的功能并在1周期内动态地改变作为适合于数据发信的期间的数据发信期间与作为该数据发信期间以外的期间的准数据发信期间的比例的通信装置中,将位分配得可以将1周期的数据在1周期的上述数据发信期间发送,对未分配上述数据发信期间发送的数据的部分,分配空位并进行发送。
-
公开(公告)号:CN109690580A
公开(公告)日:2019-04-26
申请号:CN201680088860.2
申请日:2016-09-06
Applicant: 三菱电机株式会社
Abstract: 学习数据处理部(5)输入与多个任务分别对应的多个学习数据,按照每个任务计算出使得学习数据的数据尺寸除以批尺寸而得到的值在任务之间相同的批尺寸。批采样部(6)以由学习数据处理部(5)计算出的批尺寸,从每个任务的学习数据中对样本进行采样。学习部(7)使用由批采样部(6)采样出的样本,按照每个任务更新识别器(4)的权重。
-
公开(公告)号:CN104981979B
公开(公告)日:2019-03-22
申请号:CN201380072589.X
申请日:2013-02-08
Applicant: 三菱电机株式会社
IPC: H03M13/19
Abstract: 本发明以空间耦合LDPC码为基础,获得具有高纠错性能的LDPC码的检查矩阵的数据结构和实现高纠错性能的纠错码的编码率变更装置以及变更方法。纠错码的检查矩阵的数据结构是纠错码的检查矩阵的数据结构,纠错码是LDPC码,检查矩阵具有针对由检查矩阵的一部分列构成的部分矩阵对行进行排序后的矩阵构造。另外,在纠错码的编码率变更装置以及方法中,根据打孔位置确定信号而确定的打孔位置是使得在检查矩阵的由于打孔而受直接影响的区域中包含2个以上的1的列的数量最少的打孔位置。
-
-
-
-
-
-
-
-
-