-
公开(公告)号:CN1628264A
公开(公告)日:2005-06-15
申请号:CN02829088.7
申请日:2002-09-17
Applicant: 三星电子株式会社
IPC: G02F1/136
CPC classification number: G02F1/136213 , G02F1/136227 , G02F2001/136268
Abstract: 在衬底上形成包括多条栅极线、连结栅极线一端的多个栅极衬垫125及连结栅极线的多个栅电极123的栅极布线和接收公共电压的存储布线。在覆盖栅极布线和存储布线的栅绝缘层上形成半导体层和欧姆接触层。在其上形成数据布线,包括多个与栅极线一起限定多个象素区的数据线、多个延伸到半导体层上的源电极、和多个与源电极分开并关于栅极线与源电极相对的漏电极。在栅绝缘层上形成重叠存储布线的多个存储电容导体以形成存储电容。存储电容导体包括多个从其延伸并重叠栅极线的修护部分。在数据布线和未被数据布线覆盖的半导体层部分上形成钝化层,并且在钝化层上形成多个经设置在钝化层中的多个接触孔连结漏电极和存储电容导体的象素电极。
-
公开(公告)号:CN1526141A
公开(公告)日:2004-09-01
申请号:CN02806872.6
申请日:2002-02-07
Applicant: 三星电子株式会社
CPC classification number: G09G3/3688 , G09G3/3648 , G09G3/3666 , G09G3/3677 , G09G2300/0408 , G09G2300/0426 , G09G2310/0218 , G09G2310/0286 , G09G2310/0297 , G09G2352/00 , G11C19/184 , G11C19/28
Abstract: 提供了一种移位寄存器,其中多个级彼此前后相连,所述多个级具有其中起始信号与输入端子相连的第一级,所述移位寄存器顺序输出各级的输出信号。所述多个级具有接收第一时钟信号的奇数级,和接收与第一时钟信号反相的第二时钟信号的偶数级。所述多个级的每一级具有用于向输出端子提供第一和第二时钟信号的相应一个的上拉部分,用于导通/关断该上拉部分的上拉驱动部分,用于向输出端子提供第一电源电压的下拉部分,和用于导通/关断该下拉部分的下拉驱动部分。
-
公开(公告)号:CN1399161A
公开(公告)日:2003-02-26
申请号:CN02103303.X
申请日:2002-01-29
Applicant: 三星电子株式会社
Inventor: 全珍
IPC: G02F1/1333 , G02F1/1343 , G09G3/36
CPC classification number: G02F1/13454
Abstract: 本发明涉及一种液晶显示板基板及其制造法。栅极构图包括透明绝缘基板像素区及周边区上的栅极线,和由其分出的栅电极。栅极绝缘膜在栅极构图和基板上。有源构图在栅极绝缘膜上且包括第一和第二杂质区及其间的沟道区。数据构图在有源构图和栅极绝缘膜上,包括漏极、源极和数据线。第一绝缘夹层在数据构图和栅极绝缘膜上,包括局部暴露漏电极的第一接触孔、分别暴露周边区的第一驱动晶体管的栅极和第二驱动晶体管的源/漏极的第二和第三接触孔。电极构图在第一绝缘夹层上,包括经第一接触孔与像素区的漏电极接触的第一电极构图,及经第二和第三接触孔连接第一驱动晶体管的局部暴露的栅电极和第二驱动晶体管的暴露的源/漏电极的第二电极构图。
-
公开(公告)号:CN1809864B
公开(公告)日:2012-04-25
申请号:CN200480017227.1
申请日:2004-06-24
Applicant: 三星电子株式会社
Abstract: 提供用于控制高清晰度显示板的驱动器芯片(230a)。驱动器芯片并不大于目前用于低清晰度显示板的常规驱动器芯片。驱动器芯片将数据信号施加到显示板的数据线(DL1-1到DL1-m、DL2-1到DL2-j),并且将选通控制信号施加到形成在显示板外围区域中的选通驱动器(240a、310a)。可以由非晶硅薄膜晶体管制作的选通驱动器响应来自驱动器芯片的选通控制信号来生成选通信号,并且将选通信号施加到选通线(GL1-1到GL1-n、GL2-1到GL2-i)。由于本发明的驱动器芯片控制比具有相同尺寸的常规芯片更多的选通线和数据线,所以驱动器芯片可以容易地用于具有多面板的显示装置。在使用多面板的情况下,可以同时或顺序扫描面板。
-
公开(公告)号:CN1975517B
公开(公告)日:2010-12-08
申请号:CN200610064718.2
申请日:2006-11-03
Applicant: 三星电子株式会社
IPC: G02F1/133 , G06K11/06 , G02F1/1333 , G03F7/20 , H01L21/027
Abstract: 一种通过简单工艺来降低成本价格以及方便地制造的显示基板,包括基础基板、支持图案以及第一与第二突起图案。该显示基板具有触摸屏功能来检测触摸点并在触摸点上与其上形成了多个像素部分以及第一与第二信号线的阵列基板电连接。该支持图案以第一长度形成在基础基板上,并维持其与阵列基板的分隔距离。第一与第二突起图案以第二长度形成在基础基板上,并分别与第一与第二信号线电连接。同时形成突起图案与支持图案,因而简化了制造工艺。
-
公开(公告)号:CN100568072C
公开(公告)日:2009-12-09
申请号:CN200410047186.2
申请日:2004-10-25
Applicant: 三星电子株式会社
IPC: G02F1/136 , H01L29/786 , G02F1/133
CPC classification number: G02F1/1362 , G02F1/13338 , G02F1/133555 , G02F2001/13312 , H01L27/14603
Abstract: 公开了一种具有简化结构的光传感元件,一种具有该光传感元件的阵列衬底和一种具有该光传感元件的LCD装置;该光传感元件包括第一电极、控制电极和第二电极。向第一电极施加交变的偏压。向控制电极施加截止电压。第二电极根据外部提供的光和偏压输出光致泄漏电流。因此,阵列衬底包括对应于一个像素的一个光传感开关元件,从而简化了阵列衬底的结构并且提高了开口率。
-
公开(公告)号:CN100435203C
公开(公告)日:2008-11-19
申请号:CN200480012156.6
申请日:2004-05-06
Applicant: 三星电子株式会社
IPC: G09G3/36
CPC classification number: G02F1/136286 , G09G3/20 , G09G3/3648 , G09G3/3659 , G09G3/3677 , G09G3/3688 , G09G2300/0426 , G09G2300/0814 , G09G2310/0289 , G09G2310/08 , G11C19/28
Abstract: 一种显示装置,包括一显示面板、第一和第二栅极驱动器和一数据驱动器。显示面板包括像素区(PG1、PG2、PG3、…),其分别具有第一、第二和第三像素(PI、P2、P3)。第一像素被耦合到第一、第二栅极(G1、G2)线和数据线(D1)。第二栅极(G2)线与第一栅极线(G1)邻接。第二像素(P2)被耦合到第一栅极线(G1)和第一数据线(D1)。第三像素(P3)被耦合到第一栅极线(G1)和第二数据线(D2)。第一栅极驱动器向第一栅极线提供第一栅极驱动信号,第二栅极驱动器向第二栅极线提供第二栅极驱动信号。数据驱动器向第一和第二数据线提供图像信号。显示装置的显示品质可以被增强并且数据线的数量可以减少。
-
公开(公告)号:CN100414405C
公开(公告)日:2008-08-27
申请号:CN02122790.X
申请日:2002-06-13
Applicant: 三星电子株式会社
CPC classification number: G02F1/13454 , G02F2001/136254 , H01L27/124 , H01L27/1288 , H01L29/66765
Abstract: 本发明公开了一种薄膜晶体管面板,其中多条栅极线和与栅极线相交以限定显示区域的多条数据线形成在包括显示区域和围绕区域的绝缘衬底上。在围绕区域上,形成了连接到栅极线上的栅极驱动电路和夹置在栅极驱动电路和栅极线之间并具有多个第一到第三或非门的用于VI的逻辑电路。用于VI的逻辑电路的第一或非门的第一输入端子连接到栅极驱动电路的输出端子上,且其第二输入端子连接到第一控制端子CON1上,其输出端子连接到第二或第三或非门的第一输入端子上。第二或非门的第二输入端子连接到第二控制端子CON2上。而其输出端子连接到奇数栅极线上,或非门的第二输入端子连接到第三控制端子CON3上,而其输出端子连接到偶数栅极线上。
-
公开(公告)号:CN101221958A
公开(公告)日:2008-07-16
申请号:CN200710199628.9
申请日:2002-06-13
Applicant: 三星电子株式会社
IPC: H01L27/12 , H01L23/522 , H01L21/84 , H01L21/768 , G02F1/1362
Abstract: 本发明公开了一种具有视觉检查装置的薄膜晶体管阵列面板及其检查方法,其中多条栅极线和与栅极线相交以限定显示区域的多条数据线形成在包括显示区域和围绕区域的绝缘衬底上。在围绕区域上,形成了连接到栅极线上的栅极驱动电路和夹置在栅极驱动电路和栅极线之间并具有多个第一到第三或非门的用于VI的逻辑电路。用于VI的逻辑电路的第一或非门的第一输入端子连接到栅极驱动电路的输出端子上,且其第二输入端子连接到CON1端子上,其输出端子连接到第二或第三或非门的第一输入端子上。第二或非门的第二输入端子连接到CON2端子上。而其输出端子连接到奇数栅极线上,或非门的第二输入端子连接到CON3端子上,而其输出端子连接到偶数栅极线上。
-
公开(公告)号:CN101154006A
公开(公告)日:2008-04-02
申请号:CN200710161792.0
申请日:2007-09-26
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/133 , G09G3/36
CPC classification number: G02F1/1345 , G02F2001/13456 , G09G3/3666 , G09G3/3677 , G09G2300/0426 , G09G2310/0205 , G09G2310/08 , G09G2320/0233
Abstract: 一种液晶显示器,包括:基底;第一和第二像素组,包括以矩阵形式布置在基底上的多个像素;第一栅极线组,包括连接到第一像素组的像素并沿第一方向延伸的第一多个栅极线;第二栅极线组,包括连接到第二像素组的像素并沿第一方向延伸的第二多个栅极线;第一数据线组,连接到第一像素组的像素并包括沿着第二方向延伸的第一多个数据线;和第二数据线组,连接到第二像素组的像素并包括沿着第二方向延伸的第二多个数据线。第一数据线组的每条数据线和第二数据线组的每条数据线彼此连接,并且第一和第二像素组沿第一方向相邻。
-
-
-
-
-
-
-
-
-