信号处理装置及信号处理方法

    公开(公告)号:CN102404008B

    公开(公告)日:2014-03-19

    申请号:CN201110263465.2

    申请日:2011-09-07

    IPC分类号: H03M3/02

    摘要: 本发明提供一种一信号处理装置及信号处理方法。信号处理装置包含三角积分调变模块及带阻滤波模块,该三角积分调变模块用以对信号输入进行三角积分调变,并据以产生信号输出,该带阻滤波模块系用以对该信号输出进行带阻滤波操作,并据以产生滤波信号输出。另一信号处理装置包含三角积分调变模块及带阻滤波模块,三角积分调变模块系用以对一信号输入进行三角积分调变,并据以产生信号输出,当该信号处理装置操作于第一操作模式时,启用该带阻滤波模块以进行带阻滤波操作,以及当该信号处理装置操作于第二操作模式时,停用该带阻滤波模块。本发明能够对一个频率接近一有用信号成份的频率的干扰信号成分进行衰减,从而降低芯片面积与电流消耗。

    数字线性发送器架构
    33.
    发明授权

    公开(公告)号:CN101647202B

    公开(公告)日:2013-01-09

    申请号:CN200780051667.2

    申请日:2007-12-14

    摘要: 一种用于射频信号的数字至模拟转换的数字线性发送器。所述发送器包括无线装置的发送路径中的德尔塔西格玛(Δ∑)数字至模拟转换器(DAC)和加权信号数字至模拟转换器来降低对相对大的模拟部件的依赖。Δ∑DAC转换过采样的信号的最低有效位,而加权的信号数字至模拟转换器转换过采样的信号的最高有效位。发送器核心包括用于提供过采样的调制的数字信号的部件,该数字信号随后在产生对应的模拟信号之前经受过采样的信号的第一阶滤波。所述设备和方法在无线RF装置的发送器核心架构中减少了模拟部件并且增加了数字部件。

    Δ∑型AD转换器、D类放大器和DC-DC转换器

    公开(公告)号:CN101262226A

    公开(公告)日:2008-09-10

    申请号:CN200810080689.8

    申请日:2008-03-03

    发明人: 森岛守人

    摘要: 一种Δ∑型AD转换器,包括:减法器,该减法器接收模拟输入信号和反馈信号,并将与信号之间的差值相称的信号进行输出;积分器,该积分器对从减法器输出的信号求积分;比较器,该比较器通过与预定的门限值进行比较来将从积分器输出的信号进行二值化;计数器,该计数器测量从比较器输出的信号的各个脉冲宽度;以及PWM电路,该PWM电路输出预定周期的脉冲信号,该脉冲信号具有响应于从计数器输出的计数值的占空比,并且将脉冲信号作为反馈信号反馈到减法器。计数器与PWM电路同步地测量每个PWM帧周期中的各个脉冲宽度,并且该PWM电路在下一个PWM帧中将占空比根据所测量的脉冲宽度的值而设置的脉冲信号反馈到减法器。提取从计数器输出的计数值作为转换后的数字输出值。

    信号处理装置和数字/模拟转换器

    公开(公告)号:CN1257613C

    公开(公告)日:2006-05-24

    申请号:CN03107706.4

    申请日:2003-04-02

    发明人: 冈本好史

    IPC分类号: H03M1/66

    摘要: 一种信号处理装置和D/A转换器,比特调制部(15)将从数字部输出的m比特的数字控制信号(DT11)变换成n比特(n<m)的时序平均精度实质上为m比特的中间数字信号(DT21)。D/A转换部(16)将中间数字信号(DT21)变换成相当于m比特范围的中间模拟信号(DT22)。然后,中间模拟信号(DT22)通过模拟滤波器(17)进行平滑,作为原来的m比特精度的模拟控制信号(DT12)来输出。由此,可降低内部处理的比特宽度而不降低D/A转换器(13)的分辨率,并削减电路面积。在模拟-数字混合环路的D/A转换器中,不降低分辨率地照样维持高分辨率,并用更小的电路面积来实现。

    有噪音抑制的西格玛-得尔塔转换器

    公开(公告)号:CN1605158A

    公开(公告)日:2005-04-06

    申请号:CN02825396.5

    申请日:2002-12-19

    申请人: 西门子公司

    发明人: B·杰龙内克

    IPC分类号: H03M3/04

    CPC分类号: H03M3/50 H03M7/3022

    摘要: 一种西格玛-得尔塔转换器,用于把数字输入信号x(k)转换成模拟输出信号y(t),具有在有效频带内的噪音抑制,其中所述的西格玛-得尔塔转换器包含一个主电路,其中所述的西格玛-得尔塔转换器包含至少一个以传输函数为特征的西格玛-得尔塔调制器(SD1)和一个数模转换器(D/A1),其中主电路至少连接一个并联电路,其中每个并联电路包含至少一个西格玛-得尔塔调制器(SD2)和一个数模转换器(D/A1),其中西格玛-得尔塔转换器的模拟输出信号y(t)是主电路和每个并联电路的和信号,其特征在于,每个并联电路这样地构成:使得所述并联电路的西格玛-得尔塔调制器(SD2)的输入信号是:用主线路的西格玛-得尔塔调制器(SD1)的数字输出信号与相应于主电路的西格玛-得尔塔转换器(SD1)的传输函数通过滤波器(H2)频谱整形了的输入信号x(k),为至少滤除应用频带以外的噪音而构成的、滤波了的差分信号。

    过取样数字/模拟变换器
    39.
    发明授权

    公开(公告)号:CN1128502C

    公开(公告)日:2003-11-19

    申请号:CN95109698.2

    申请日:1995-07-31

    IPC分类号: H03M1/66

    CPC分类号: H03M3/376 H03M3/50

    摘要: 在内插型调制部中,来自1位量子化器并在1个时钟脉冲中只±1变化的信号被作为移位方向控制信号。此信号加到双向移位寄存器,并按照其值将数据移位到前段侧或后段侧。其输出作为控制信号加到电阻阶梯型数/模变换器,该变换器输出与上述控制信号所选择的开关对应的模拟电位,因而,即使在各位间产生延迟差,也只是成为相邻开关的二重选择,并输出连续地变化。所以能提供无一闪信号,精度和成品率都高的电阻阶梯型的过取样数/模变换器。