-
公开(公告)号:CN119051664A
公开(公告)日:2024-11-29
申请号:CN202410975617.9
申请日:2024-07-19
Applicant: 西安电子科技大学
IPC: H03M3/00
Abstract: 本发明适用于调制器领域,提供了应用于sigma‑delta ADC的级联型CLS开关电容积分电路,包括:开关电容网络单元用于响应于第一时间控制信号,分别对第一电压信号和第二电压信号进行采样,以及对第一电压信号和第二电压信号进行积分运算并输出积分结果;级联CLS网络单元用于响应于第二时间控制信号改变运算放大器的输出路径,以改变运算放大器的增益;运算放大器用于利用增益产生虚短效应,以辅助开关电容网络单元进行积分运算。本发明提出的技术方案无需改进运算放大器的原有结构,即可改变运算放大器的增益,并通过改变后的增益,辅助开关电容网络单元进行积分运算,可灵活适配不同分辨率要求的sigma‑delta ADC。
-
公开(公告)号:CN118740144A
公开(公告)日:2024-10-01
申请号:CN202410923238.5
申请日:2024-07-10
Applicant: 西安电子科技大学
IPC: H03K19/094 , H03M3/00
Abstract: 本发明提供的用于连续型ΣΔADC的有源电容倍增型RC积分器电路,包括:输入电阻RIN、积分运放OTAI以及有源电容倍增电路;有源电容倍增电路包括:充电电容C和电容倍增运放OTAC;电容倍增运放OTAC设置为电压跟随器模式,用于基于电压跟随器模式形成的虚短效应和电压VN形成倍增电流;在本发明中,由于电容倍增运放OTAC设置为电压跟随器模式,即第一输出端与反向输入端连接在一起,此时电容倍增运放OTAC中的感应电流转化为正向输入端和反向输入端之间的差分电压,故而得到倍增电流k*I0,由于晶体管相比于电容尺寸的改变大大减小,因此在维持RC积分器系数的同时,降低了有源电容倍增型RC积分器电路的片上面积。
-
公开(公告)号:CN118694365A
公开(公告)日:2024-09-24
申请号:CN202410848774.3
申请日:2024-06-27
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种基于增益误差整形的高精度噪声整形流水线SAR ADC,解决了现有技术中量化精度和分辨率低的问题,该电路包括:对输入电压进行粗量化,输出8位数字码;对第一数字码的权重进行数字加权,得到加权第一数字码;增益误差整形电路用于对第二数字码进行整形滤波,得到第三数字码;将加权第一数字码转换为模拟电压,将第三数字码转换为残差电压,并对模拟电压和残差电压进行减法计算,得到电压Q1;并进行处理得到放大电压;对放大电压进行量化,并进行噪声整形,得到第四数字码;根据第一数字码、第三数字码和第四数字码计算得到整形电路的输出数字码;本发明实现了提升ADC的信噪比,具有高速、高精度、低功耗的优点。
-
公开(公告)号:CN114414848B
公开(公告)日:2022-10-25
申请号:CN202111455857.9
申请日:2021-12-01
Applicant: 西安电子科技大学
IPC: G01P15/125
Abstract: 本发明公开了一种基于对称驱动的MEMS电容型传感器的馈通电容提取方法,所述方法包括:获取无偏压条件下的传感单元的初始电容值;对第一定极板的第一传感电极施压预设第一偏压,并获取传感单元的第一电容值;对第二定极板的第二传感电极施压预设第二偏压,并获取传感单元的第二电容值;基于初始电容值、第一电容值、第二电容值,计算得到通馈电容值。本发明能够精确地提取馈通电容值大小。
-
公开(公告)号:CN114430270A
公开(公告)日:2022-05-03
申请号:CN202111459416.6
申请日:2021-12-01
Applicant: 西安电子科技大学
IPC: H03K19/0175 , H03F3/45 , H03F3/70
Abstract: 本发明公开了一种基于保持误差校正技术的高精度电容电压变换器,包括:电压激励源、外部电容传感器、共模电荷控制器、差分电荷放大器、增益误差矫正器、保持误差矫正器;电压激励源用于产生激励信号以激发外部电容传感器产生电荷信号;共模电荷控制器用于吸收电荷信号中的共模分量,以抑制共模电荷干扰;差分电荷放大器用于将电荷信号的差分分量转换为电压信号;增益误差矫正器用于对差分电荷放大器产生的增益误差进行矫正;保持误差矫正器用于对增益误差矫正器中的保持误差进行矫正。本发明能够抑制保持误差带来的输出电压损失,提高增益精度。
-
公开(公告)号:CN112290945A
公开(公告)日:2021-01-29
申请号:CN202011060598.5
申请日:2020-09-30
Applicant: 西安电子科技大学
IPC: H03M1/10
Abstract: 本发明公开了一种单通道高速高精度SAR ADC的数字后台自校准电路结构及方法,包括:自举开关模块、电容阵列模块、比较器模块、寄存器模块、SAR逻辑控制模块和数字校准模块,其中,自举开关模块,用来控制输入信号的传输;电容阵列模块,用来获取误差电压,并得到采样信号;比较器模块,用来对不同端采样信号的电压进行比较;寄存器模块,用来存储电容阵列模块的实际权重;SAR逻辑控制模块,用来控制电容阵列模块开关端的电容进行开关切换;数字校准模块,用来对比较器模块的输出结果进行数学运算得到电容阵列模块的误差权重和实际权重。本校准方法有效地校准了高权重位电容的权重值,改善了高权重位电容的建立精度,从而提高了数据转换率。
-
公开(公告)号:CN111669178A
公开(公告)日:2020-09-15
申请号:CN201911206784.2
申请日:2019-11-29
Applicant: 西安电子科技大学
IPC: H03M1/38
Abstract: 本发明涉及一种高精度逐次逼近型模数转换器及其线性度校准方法,所述方法包括:根据接收的使能信号选择校准模式或工作模式,若选择所述校准模式,则输出参考信号;根据所述参考信号得到第一误差信号;根据所述第一误差信号和第一输出信号,计算得到权重系数;对所述权重系数进行存储。若选择所述工作模式,则输出待转换信号;根据所述待转换信号得到第二误差信号;根据所述第二误差信号和所述权重系数,计算得到校准信号,并对其进行输出。本发明的方法将数字后台自校准算法与分段型SAR ADC的电路架构相结合,在有效改善转换器线性度的同时,显著优化转换器的功耗、芯片面积和数据转换率。
-
公开(公告)号:CN111669130A
公开(公告)日:2020-09-15
申请号:CN201911223168.8
申请日:2019-12-03
Applicant: 西安电子科技大学
IPC: H03F1/30
Abstract: 本发明涉及一种运算放大器输入失调电压的自动消除电路,包括:第一控制模块、第二控制模块、第一电流源模块、第二电流源模块和运算放大器模块,其中,第一控制模块根据运算放大器模块的输出信号产生第一控制信号;第二控制模块根据运算放大器模块的输出信号产生第二控制信号;第一电流源模块和第二电流源模块根据第二控制信号产生电流信号;运算放大器模块根据电流信号实现输入失调电压的消除,根据第一控制信号实现在失调消除模式与工作模式之间的切换。本发明的自动消除电路在消除失调电压的同时并不会对运算放大器的工作状态产生影响。
-
公开(公告)号:CN104967450B
公开(公告)日:2018-01-16
申请号:CN201510451112.3
申请日:2015-07-28
Applicant: 西安电子科技大学
IPC: H03M1/38
Abstract: 本发明公开了一种具有低扇入的控制逻辑电路,其特征在于,包括:主控制逻辑触发电路、主控制逻辑电路和子控制逻辑电路,所述主控制逻辑触发电路用于产生使主控制逻辑电路工作的触发信号;所述主控制逻辑电路用于产生子控制逻辑电路的输入,其包括1个与门和4个相同的动态逻辑单元,该动态逻辑单元用于将比较器的16个比较结果分4组依次进行锁存;所述子控制逻辑电路包括4个或非门和16个相同的动态逻辑单元,该动态逻辑单元用于将主控制逻辑电路的16个锁存结果分别锁存输出。本发明的有益之处在于:在满足低锁存时间的前提下,具有较低的扇入,降低了比较器的扇出,使比较器能够以更快的速度工作。
-
-
-
-
-
-
-
-