一种芯片配置信息处理方法及装置

    公开(公告)号:CN107329746B

    公开(公告)日:2019-07-02

    申请号:CN201710463356.2

    申请日:2017-06-19

    Abstract: 本发明涉及互联网技术领域,尤其涉及一种芯片配置信息处理方法及装置,为解决现有芯片配置信息读取易受异常环境干扰或恶意破坏而影响芯片工作的问题,从第一指定存储区域中读取预先保存的各组配置信息,针对读取到的至少一组上述配置信息,计算相应的校验值,并判断计算所得的校验值与保存在第二指定存储区域的参考校验值是否一致,确定不一致时,基于各组配置信息各自的预设处理方式,确定输出结果,这样,芯片上电后读取到的配置信息即便受到了影响,都能基于自身对应的预设处理方式进行相应处理,使得最后输出结果不会影响芯片正常工作,提高了芯片系统的稳定性和安全性,且逻辑结构简单,占用资源少,适用范围广。

    一种MCU、终端和控制方法

    公开(公告)号:CN105843112B

    公开(公告)日:2018-07-13

    申请号:CN201610146959.5

    申请日:2016-03-15

    Inventor: 陈恒

    Abstract: 本发明公开了一种MCU、终端和控制方法,该MCU包括:输入选择器,具有输入端、控制端和第一输出端,输入端作为MCU的调试管脚(Debug pin),控制端作为MCU的安全模式(sec)控制端;且输入选择器被配置为:在基于控制端控制的安全模式下,使MCU能正常运行但不能通过输入端被访问,且使输入端只能通过第一输出端连接至调试模块;调试模块,连接于存储模块,且被配置为:在安全模式下,只能控制存储模块进行擦除和/或清零的操作。通过本发明的方案,可以实现操作过程简单、安全隐患小和用户体验好的有益效果。

    人工神经网络运算电路
    33.
    发明公开

    公开(公告)号:CN107862380A

    公开(公告)日:2018-03-30

    申请号:CN201710983550.3

    申请日:2017-10-19

    CPC classification number: G06N3/063 G06N3/082 G06T1/60

    Abstract: 本发明公开了一种人工神经网络运算电路。其中,该人工神经网络运算电路包括:控制器,用于生成学习参数,并根据所述学习参数调整多个神经元单元之间的连接关系;存储器,与所述控制器连接,用于存储输入数据、所述学习参数以及连接关系;所述多个神经元单元,与所述控制器和所述存储器连接,用于基于所述连接关系,根据所述学习参数对所述输入数据进行神经元运算,并输出运算结果。本发明解决了由于人工神经网络的连接结构复杂导致的系统功耗较高的技术问题。

    图像信息处理方法及装置
    34.
    发明公开

    公开(公告)号:CN107729905A

    公开(公告)日:2018-02-23

    申请号:CN201710989393.7

    申请日:2017-10-19

    CPC classification number: G06K9/4628

    Abstract: 本发明公开了一种图像信息处理方法及装置。其中,该方法包括:获取待处理图像;将所述待处理图像转换为至少一个子图像;根据所述至少一个子图像的尺寸,提取所述至少一个子图像的图像信息。本发明解决了由于加大卷积深度造成的消耗硬件成本较高的技术问题。

    从存储器中读取配置信息的控制方法、装置和系统

    公开(公告)号:CN106935266A

    公开(公告)日:2017-07-07

    申请号:CN201710156086.0

    申请日:2017-03-15

    CPC classification number: G11C16/26 G11C16/225 G11C16/3404

    Abstract: 本发明公开了一种从存储器中读取配置信息的控制方法、装置和系统。其中,该方法包括:获取从存储器的第一存储区域读取到的第一存储值,以及从存储器的第二存储区域读取到的第二存储值,其中,第一存储区域为存储器中用于存储预烧值的存储区域,第二存储区域为存储器中用于存储配置信息的存储区域;判断第一存储值是否等于预烧值;如果第一存储值等于预烧值,则根据第二存储值与初始状态值确定输出的配置信息的状态值,其中,状态值用于表征配置信息是否有效。本发明解决了现有技术在从NVM(非易失存储器)中读取系统配置信息的过程中无法抵御低电压攻击的技术问题。

    数据保护装置、方法以及存储控制器

    公开(公告)号:CN106599735A

    公开(公告)日:2017-04-26

    申请号:CN201710077709.5

    申请日:2017-02-13

    CPC classification number: G06F21/79

    Abstract: 本发明公开了一种数据保护装置、方法以及存储控制器,涉及数据保护技术领域,其中的装置包括:加密单元,用于接收待写入存储模块的第一数据以及第一存储地址信息,基于第一存储地址信息和存储模块的特征信息对第一数据进行加密处理;解密单元,用于从存储模块中读取与第二存储地址信息对应的第二数据,基于第二存储地址信息和特征信息对第二数据进行解密处理。本发明的装置、方法以及存储控制器,基于存储地址和存储模块的特征信息对写数据、读数据进行加密、解密处理,能够提高存储模块中数据的安全性,当存储模块执行完擦除操作之后,读取的数据不携带解密模块信息,可以有效地提供破解难度,实现内容保护,可靠性高、适用范围广。

    一种存储器内建自测试方法、电路及计算机存储介质

    公开(公告)号:CN111145826B

    公开(公告)日:2021-08-31

    申请号:CN201811307935.9

    申请日:2018-11-05

    Inventor: 温浪明 谭鑫 陈恒

    Abstract: 本发明公开一种存储器内建自测试方法、电路及计算机存储介质,用于提高检测效率。其中的存储器内建自测试方法包括:将从ROM读取的当前地址的数据与当前校验码进行校验运算,获得后一校验码,直至遍历所述ROM内的所有需要校验运算的地址,获得最终校验码;其中,所述当前校验码为前一地址的数据经校验运算得到的校验码,所述后一校验码用于与后一地址的数据进行校验运算;根据所述最终校验码及所述ROM内存储的标准校验码判断所述ROM是否存在缺陷。

    待机低功耗芯片、芯片进入及退出待机低功耗模式的方法

    公开(公告)号:CN112732068A

    公开(公告)日:2021-04-30

    申请号:CN201910975341.3

    申请日:2019-10-14

    Abstract: 本发明公开了一种待机低功耗芯片、芯片进入及退出待机低功耗模式的方法,其中,该芯片包括:可断电工作域,用于实现芯片的非唤醒工作;常电工作域,与可断电工作域连接,用于对可断电工作域的供电通断进行控制;常电工作域与可断电工作域均与外部供电电源连接,而且,常电工作域与外部供电电源持续连通。通过将芯片划分成在在待机时断电的可断电工作域和始终不断电的常电工作域,使得在芯片待机时,可断电工作域处于断电状态,只有常电工作域的产生功耗。当然,可断电工作域的功耗可以忽略不计。从而就可以有效的降低该芯片在待机时的功耗。

    一种存储器内建自测试方法、电路及计算机存储介质

    公开(公告)号:CN111145826A

    公开(公告)日:2020-05-12

    申请号:CN201811307935.9

    申请日:2018-11-05

    Inventor: 温浪明 谭鑫 陈恒

    Abstract: 本发明公开一种存储器内建自测试方法、电路及计算机存储介质,用于提高检测效率。其中的存储器内建自测试方法包括:将从ROM读取的当前地址的数据与当前校验码进行校验运算,获得后一校验码,直至遍历所述ROM内的所有需要校验运算的地址,获得最终校验码;其中,所述当前校验码为前一地址的数据经校验运算得到的校验码,所述后一校验码用于与后一地址的数据进行校验运算;根据所述最终校验码及所述ROM内存储的标准校验码判断所述ROM是否存在缺陷。

Patent Agency Ranking