-
公开(公告)号:CN119203258A
公开(公告)日:2024-12-27
申请号:CN202411230913.2
申请日:2024-09-04
Applicant: 浙江大学
IPC: G06F21/72 , H03K19/173
Abstract: 本发明属于集成电路设计领域,公开了一种驱动非组合逻辑电路的状态机重新编码方法,包括:步骤1:状态分类;基于KEEP值是否依赖于状态机的前一状态S'来对状态机的编码进行分类;步骤2:状态机跳转分类:根据状态机编码的分类以及状态跳转的起始与终点状态编码,状态机的跳转细分为五种类型。步骤3:状态机跳转修改和重新编码操作;调整状态机,使其状态间跳转符合步骤2的五种类型的跳转要求;步骤4:流程与总结。本发明可以实现通用电路中状态机的重新编码,使得其可以直接驱动带有非组合逻辑环的电路。通过状态机跳转图修改和比特重编码操作两大步骤,改造现有的状态机,具有广泛的适用性。
-
公开(公告)号:CN119045726A
公开(公告)日:2024-11-29
申请号:CN202410994002.0
申请日:2024-07-24
Applicant: 浙江大学
IPC: G06F3/06 , G06F15/78 , G06F17/15 , G06N3/063 , G06N3/0464
Abstract: 本发明属于超越函数运算领域,公开了一种基于Depth‑wise卷积计算的通用数据访存的方法及装置,包括步骤1:将输入特征图数据和权重数据划分成若干数据块和若干子数据块并获得各数据块的索引顺序;步骤2:按照Depth‑wise卷积的计算顺序,从片外存储器中读取输入特征图数据块和权重数据块,单独计算各输入特征图数据和各权重数据在片上缓存器的行地址和列地址,依次写入片上缓存器中;步骤3:采用通用数据加载方式,计算各输入特征图数据和权重数据在片上缓存器的行地址和列地址,从片上缓存器中读取待卷积的输入特征图数据和权重数据。本发明提高了数据写入和读取的通用性,提高数据访存的灵活性和并行性。
-
公开(公告)号:CN119030539A
公开(公告)日:2024-11-26
申请号:CN202410993998.3
申请日:2024-07-24
Applicant: 浙江大学
Abstract: 本发明属于电子技术领域,公开了一种应用于SAR ADC中的可利用部分冗余电容增加精度的分段式电容阵列调节方法,包括分段电容阵列,所述方法通过调节分段电容阵列的桥接电容和Cd电容大小,有效利用多余的冗余量,增加ADC的ENOB。通过合理地调节分段电容阵列的桥接电容和Cd电容大小,有效利用多余的冗余量,不增加更多的功耗和面积,也不增加转换次数,即可增加ADC的ENOB。
-
公开(公告)号:CN118332556A
公开(公告)日:2024-07-12
申请号:CN202410391136.3
申请日:2024-04-02
Applicant: 浙江大学
Abstract: 本发明属于隐私保护领域,公开了一种基于虚拟内存技术的可信执行环境内存隔离系统及方法,该方法基于软硬件协同的虚拟内存技术,通过修改处理器中的CSR和PTW,修改操作系统内核中页描述符page的初始化和可信进程地址空间enclave的管理这四个关键部分,实现了一种可以用于可信执行环境的内存隔离方案。本发明使得可信执行环境的内存隔离方案可以保留虚拟内存技术可以扩展内存、减小内存碎片和提高内存利用率等优势,并且由硬件实现访问控制的访问权限检测这一核心功能,可以显著降低可信执行环境因安全目标而导致的性能损耗。
-
公开(公告)号:CN117978173A
公开(公告)日:2024-05-03
申请号:CN202311806904.9
申请日:2023-12-26
Applicant: 浙江大学
Abstract: 本发明属于集成电路技术领域,涉及一种延时可控的异步SAR型ADC时序发生电路,包括:控制器、偏置电流产生单元、延时产生单元和时钟发生单元;所述控制器根据比较器触发动作的要求,通过计数检测出延时大小并产生相应控制信号;所述偏置电流产生单元根据控制信号产生延时产生单元所需的充放电电流,所述延时产生单元采用电容型DAC,产生所需的电容电压输出模拟信号;所述时钟发生单元将电压输出模拟信号通过施密特触发器进行波形整形输出,并将输出结果反馈以控制电容的充电或放电,最终产生符合比较器触发动作要求的时钟周期。本发明延时控制精确,可以保证时间的充分利用,具有自适应功能,以及抗工艺、电源、温度波动影响的特性。
-
公开(公告)号:CN113569517B
公开(公告)日:2024-02-23
申请号:CN202110730401.2
申请日:2021-06-29
Applicant: 南方电网科学研究院有限责任公司 , 浙江大学 , 广东电网有限责任公司电力调度控制中心 , 广东电网有限责任公司
IPC: G06F30/39 , G06F115/10
Abstract: 本发明公开了一种减小列冗余替换电路面积的电路及芯片,所述电路包括电路单元、控制单元和电路解码单元,电路单元与控制单元连接,控制单元与电路解码单元连接;所述电路单元包括至少两个电路;所述控制单元包括次级电路、判断模块和电路切换模块,所述次级电路的输入端分别与电路单元中的任意两个电路连接,次级电路的输出端分别与判断模块的输入端和电路切换模块的第一输入端连接,判断模块的输出端与电路切换模块的第二输入端连接;电路解码单元用于对冗余信息进行替换和解码。本发明通过任意两个电路与次级电路连接,在电路发生损坏的时候,仅对损坏的电路进行替换,减小了(56)对比文件US 6144591 A,2000.11.07US 6191984 B1,2001.02.20US 6272056 B1,2001.08.07Tao, KY.Analysis and implementationof 3D bandpass frequency selectivestructure with high frequencyselectivity《.ELECTRONICS LETTERS》.2017,第53卷(第5期),324-325.陈群.工业微控制器安全容错技术.万方学术期刊.2021,1-104.
-
公开(公告)号:CN117526908A
公开(公告)日:2024-02-06
申请号:CN202311312162.4
申请日:2023-10-11
Applicant: 浙江大学
IPC: H03K5/135
Abstract: 本发明属于异步弹性电路技术领域,公开了一种基于Click的检测窗口动态调整异步弹性电路控制器,包括基于Click的异步握手控制器和检测窗口动态调整控制器,所述检测窗口动态调整控制器以检测电路产生的错误信号作为输入,实时判断当前情况时序错误率是否过高,如果时序错误率过高,检测窗口动态调整控制器调整异步握手控制器的内部延时和请求路径上的延时,减小检测窗口时间以减小时序错误率;如果时序错误率过低,检测窗口动态调整控制器调整异步握手控制器的内部延时和请求路径上的延时,增大检测窗口时间以提高正常工作的时钟频率。本发明通过利用异步的Click电路结构代替组合逻辑环,提高了电路在各个工作环境下的性能。
-
公开(公告)号:CN114189338B
公开(公告)日:2023-12-19
申请号:CN202111483205.6
申请日:2021-12-07
Applicant: 浙江大学
Abstract: 本发明属于信息安全领域,公开了一种基于同态加密技术的SM9密钥安全分发和管理系统,包括KGC端和用户端,KGC端用于对密钥申请用户进行身份认证,根据用户标识信息生成用户密钥的密文ct(dA),对用户的标识和密钥进行分发、管理;用户端用于加密用户标识、计算用户标识的哈希值密文并传输至KGC端、接收并解密用户密钥。本发明将现有的SM9算法密钥生成、分发和管理机制与同态加密技术在隐私保护领域的优势相结合。同态加密技术能够对加密的数据进行计算,并在对结果解密后,得到与明文计算相同的结果。达到了用户的隐私(标识信息和实际密钥)始终对KGC保密的目的,解决了现有SM9算法密钥分发和管理机制中的安全问题。
-
公开(公告)号:CN117201692A
公开(公告)日:2023-12-08
申请号:CN202310921240.4
申请日:2023-07-26
Applicant: 浙江大学
IPC: H04N1/405 , G06N3/0464 , G06N3/092
Abstract: 本发明属于图像处理技术领域,公开了一种基于误差反馈的深度数字半色调方法,本发明将误差反馈机制和神经网络处理进行了结合,直接通过引入之前生成的点带来的量化误差来建模点之间的关系,简化了任务,使得能用更少的参数和计算实现类似的效果。本发明提出的误差反馈机制是从每一行半色调点出发,自行学习吸收之前的误差行,能更好地实现蓝噪声特征。同时,纹理提取卷积层能够有效提出图像中的结构信息,增强半色调纹理质量。本发明方法能够用较少的参数和计算量在资源有限的设备上快速生成高质量的半色调图像。
-
公开(公告)号:CN116127890A
公开(公告)日:2023-05-16
申请号:CN202310000895.8
申请日:2023-01-03
Applicant: 浙江大学
IPC: G06F30/3315 , G06F111/04
Abstract: 本发明属于集成电路设计的低功耗技术领域,公开了一种多阈值电压单元分配方法,包括步骤1:数据准备:根据全高阈值电路获得简化的路径集合,并获得全高/低阈值电路的单元延时、时序增减因子、静态功耗值;步骤2:根据路径集合分配阈值:在全高阈值电路中根据路径权重和单元权重逐点分配阈值,直到路径集合内的路径都满足时序要求;步骤3:更新路径集合:应用阈值分配的结果并执行静态时序分析,如果静态时序分析结果不满足时序则更新路径集合再次进行根据路径集合分配阈值的操作,直到静态时序分析结果满足时序为止。本发明通过简化的路径集合有效降低方法运行时间,再通过更新路径集合来确保阈值分配精度和时序收敛性。
-
-
-
-
-
-
-
-
-