一种面向同频全双工的低复杂度FBLMS自干扰抵消实现方法

    公开(公告)号:CN111131099A

    公开(公告)日:2020-05-08

    申请号:CN201911233798.3

    申请日:2019-12-05

    Abstract: 本发明公开了一种面向同频全双工的低复杂度FBLMS自干扰抵消实现方法,涉及无线通信技术领域。针对现有自干扰抵消方案中复数乘法次数较大,不利于系统实现的问题,本发明将一个较长的自干扰响应划分为几段较短的响应,对每一段分别进行处理可以降低FFT/IFFT的长度,可以在不影响性能的前提下降低计算所需的复数乘法次数。经仿真测试,本发明技术方案的计算复杂度相对现有的两种技术方案而言最低,比起LMS方案低一个数量级以上,比FBLMS最高可降低近80%。

    一种降低稳态误差的定时同步方法

    公开(公告)号:CN111106925A

    公开(公告)日:2020-05-05

    申请号:CN201911301760.5

    申请日:2019-12-17

    Abstract: 本发明公开了一种降低稳态误差的定时同步方法,涉及无线通信技术领域。针对现有技术方案在降低稳态误差及加速收敛两方面存在矛盾的问题。本发明在原有训练环路的基础上,添加输出支路,输出支路包括输出支路NCO、输出支路插值滤波器、输出支路匹配滤波器,其与训练环路中对应模块结构相同,输出支路NCO的输入信号为环路滤波器的积分环节即I支路。I支路具有低通特性,定时误差信息相对PI组合情况更加稳定,系统收敛之后稳态误差更低,进而输出支路定时同步校正后的信号残余定时误差更小。因此,将输出支路匹配滤波之后的信号作为接收机后续模块的输入,可以得到更加稳定的结果。

Patent Agency Ranking