一种低轨卫星OFDM通信系统信道估计方法及装置

    公开(公告)号:CN115883294A

    公开(公告)日:2023-03-31

    申请号:CN202211508121.8

    申请日:2022-11-28

    Abstract: 本发明属于低轨卫星通信领域,公开了一种低轨卫星OFDM通信系统信道估计方法及装置,它涉及低轨卫星移动通信系统星座载荷信关站和终端设计技术。本发明针对低轨卫星通信传输距离远,信号强度低,信噪比有限、存在频偏时偏影响等特点,通过对导频符号的能量窗型叠加,进行噪声的初次分离估计,通过能量赋权完成二次迭代去噪,实现对接收信号的信道估计,完成信号的解调。本发明具有解调能力强、结构简单,适应较大频偏时偏和不同通信场景等卫星通信链路特点,特别适合低轨卫星移动OFDM通信系统解调。

    一种端到端卫星网络性能测量方法

    公开(公告)号:CN115150302A

    公开(公告)日:2022-10-04

    申请号:CN202210744640.8

    申请日:2022-06-29

    Abstract: 本发明涉及一种端到端卫星网络性能测量方法,包括以下步骤:每个节点运行网络测试程序;用户选择目的终端,发起本地终端到目的终端之间的网络性能测量;本地终端发送测试信令,启动分段端到端网络性能测量;本地终端发起与本地信关站之间的网络性能测量,等待分段测量反馈结果;本地信关站接收到测试信令,发起与目的终端的本地信关站之间的网络性能测量,收集测量结果并反馈至本地终端;目的终端的本地信关站接收到测试信令,发起与目的终端之间的网络性能测量,收集测量结果并反馈至本地终端;本地终端收集并整合分段测量的信息,得到最终的结果。本发明通过信令控制的方式,将测量进行分段重组,从而达到测量业务对其它业务造成最低的影响。

    基于FPGA硬件加速的下行链路比特级处理方法

    公开(公告)号:CN111600681B

    公开(公告)日:2022-07-01

    申请号:CN202010414777.8

    申请日:2020-05-15

    Abstract: 本发明为一种基于FPGA硬件加速的下行链路比特级处理方法,可应用于基于LTE的卫星移动通信虚拟化信关站的大容量实时信号和协议处理。本发明在CPU中实现MAC层及以上功能;在硬件加速器FPGA上,待传送数据采用8bit并行传输架构经过数据处理模块、传输块CRC24A添加模块、码块分割参数计算模块、码块CRC24B添加模块的处理和传输后,再经过并串转换、Turbo编码模块、码块交织模块后进行比特收集、选择与修剪,最后码块级联后输出,完成整个PDSCH信道的比特级数据处理。本发明降低了信号处理时延,提高了虚拟化信关站大容量数据的处理能力和通信传输的实时性。

    一种基于硬件加速的卫星虚拟化信关站传输架构

    公开(公告)号:CN111416654A

    公开(公告)日:2020-07-14

    申请号:CN202010182499.8

    申请日:2020-03-16

    Abstract: 本发明公开了一种基于硬件加速的卫星虚拟化信关站传输架构,属于通信信号处理领域。该架构包括射频单元和信关站;信关站包括时钟同步单元,通用处理平台和硬件加速平台;时钟同步单元分别连接通用处理平台和硬件加速平台;通用处理平台和硬件加速平台之间通过PCIe高速接口连通;通用处理平台与射频单元连接。PCIe高速接口包括XDMA,MM2S AXIDMA和S2MM AXIDMA。搭建完逻辑电路后,XDMA将中断映射为MSI或者Legacy中断,数据经由XDMA传输到硬件加速平台缓存;若MM2S AXIDMA产生中断,从硬件加速平台读出数据,将数据传入内部进行处理;若S2MM AXIDMA再次产生中断,S2MM AXIDMA通过PCIe高速接口将数据传入DDR3内存中。XDMA从DDR3内存中读出数据送回通用处理平台,传输给射频单元。本发明提高了处理能力及实时性。

Patent Agency Ranking