-
公开(公告)号:CN118585360A
公开(公告)日:2024-09-03
申请号:CN202410233738.6
申请日:2024-03-01
Applicant: 德克萨斯仪器股份有限公司
Abstract: 本申请提供了减轻半导体中的非预期状况的方法、装置和制品。一种示例装置包括寄存器(206)、用于存储与寄存器(206)相关联的重新配置数据的存储器(110)以及寄存器控制电路(204)。示例寄存器控制电路(204)用于确定存储器(110)是否包含与状态机电路(106)所经历的触发事件相对应的重新配置数据。此外,示例寄存器控制电路(204)将基于确定存储器(110)包含与触发事件相对应的重新配置数据,用重新配置数据中包含的值重新配置在重新配置数据中识别的寄存器(206)。
-
公开(公告)号:CN107546276B
公开(公告)日:2024-09-03
申请号:CN201710497632.7
申请日:2017-06-27
Applicant: 德克萨斯仪器股份有限公司
IPC: H01L29/808 , H01L29/423 , H01L21/335
Abstract: 本申请公开一种带有注入式背栅的集成JFET结构。一种半导体器件(100),其含有具有沟道层(114)的JFET(112),沟道层(114)在衬底(102)中具有第一导电类型。JFET(112)具有在沟道(114)下方的具有第二相反导电类型的背栅(116)。背栅(116)与沟道层(116)横向对准。通过在半导体器件(100)的衬底(102)上方形成沟道掩模来形成半导体器件(100),该沟道掩模暴露用于沟道掺杂剂的区域。当沟道掩模在适当位置时,沟道掺杂剂注入到由沟道掩模暴露的区域中的衬底(102)中。当沟道掩模在适当位置时,背栅掺杂剂注入到衬底(102)中,使得所注入的沟道掺杂剂与所注入的沟道掺杂剂横向对准。
-
公开(公告)号:CN110249309B
公开(公告)日:2024-08-30
申请号:CN201880009131.2
申请日:2018-01-31
Applicant: 德克萨斯仪器股份有限公司
IPC: G06F9/48
Abstract: 所描述的示例包括用于通过根据第二时钟信号操作的慢时钟域电路(102)管理根据第一时钟信号(FCLK)操作的快时钟域电路(101)的中断的中断处理电路(100)和方法(SCLK),其中中断发生器电路(110)生成与第二时钟信号(SCLK)同步的中断输入信号(INT_IN),并且中断清除电路(114、116)响应于来自第一电路(101)的确认信号(ACK),与第二时钟信号(SCLK)异步地选择性地复位中断发生器电路(110)。
-
公开(公告)号:CN109995378B
公开(公告)日:2024-08-27
申请号:CN201811652562.9
申请日:2018-12-29
Applicant: 德克萨斯仪器股份有限公司
Abstract: 本申请公开信号边沿位置编码,一种电路(100)包括串行器模块(110),该串行器模块(110)包括输入级(120),该输入级(120)对输入信号(140)进行采样以在给定时间帧中捕获针对每个输入信号(140)的边沿位置。边沿编码器(124)将针对输入信号(140)的边沿位置编码到分组帧中,以指定针对输入信号(140)的边沿位置在给定时间帧中发生的位置。发送器(130)从边沿解码器(124)接收分组帧,并将分组帧转换到串行数据流(150)中。发送器(130)经由串行数据流(150)传送针对输入信号(140)的边沿位置。
-
公开(公告)号:CN113490879B
公开(公告)日:2024-08-20
申请号:CN202080016503.1
申请日:2020-03-02
Applicant: 德克萨斯仪器股份有限公司
Inventor: H·V·K·哈里亚纳邦 , F·M·穆勒 , V·V·阿皮亚
IPC: G02B27/01 , H04N13/117
Abstract: 本发明提供了一种用于生成环绕视图(SV)图像以用于在SV处理系统的视图端口中显示的方法,该方法包括:由至少一个处理器从多个相机中的每个相机捕获(800)视频流的对应图像;以及由至少一个处理器使用光线跟踪以进行透镜重新映射来生成(802)SV图像,以识别与SV图像中的像素相对应的图像中的像素的坐标。
-
公开(公告)号:CN118483667A
公开(公告)日:2024-08-13
申请号:CN202410137168.0
申请日:2024-01-31
Applicant: 德克萨斯仪器股份有限公司
Inventor: S·拉奥 , A·玛尼 , K·拉玛苏布拉马尼安
Abstract: 一种雷达系统(100)可以包括雷达传感器电路(102)、压缩估计电路(104)、压缩电路(106)和数据存储电路(108)。雷达传感器电路(102)可以接收与雷达啁啾信号相关联的传感器数据集。雷达传感器电路(102)可以生成与传感器数据集相关联的范围数据集,该范围数据集可以包括第一范围段的第一范围数据和第二范围段的第二范围数据。压缩估计电路(104)可以确定第一范围数据的第一压缩比和第二范围数据的第二压缩比。压缩电路(106)可以分别基于第一压缩比和第二压缩比压缩第一范围数据和第二范围数据。压缩的第一范围数据和第二范围数据可以存储在数据存储电路(108)处。
-
公开(公告)号:CN118473620A
公开(公告)日:2024-08-09
申请号:CN202410547131.5
申请日:2014-01-21
Applicant: 德克萨斯仪器股份有限公司
IPC: H04L5/00
Abstract: 本申请涉及无线通信系统中用于高能效单播传输和多播传输的方法。一种将服务小区上的子帧时分多路复用到用户设备(UE)的方法,其中eNodeB通过位图指示通信,其中位图指示使用第一位(位“0”)指示利用旧有长期演进(LTE)传输格式运作的子帧(501、502、503)集合并使用第二位(位“1”)指示利用演进型传输新载波类型(NCT)格式运作的子帧(504)的另一个集合,包括在没有物理下行链路控制信道(PDCCH)控制区域的情况下,密度减小的小区专用参考信号(CRS)传输。
-
公开(公告)号:CN112840543B
公开(公告)日:2024-08-02
申请号:CN201980067643.9
申请日:2019-08-16
Applicant: 德克萨斯仪器股份有限公司
Inventor: J·E·高勒
Abstract: 一种集成电路(100)。集成电路(100)包括时基发生器(102)和耦合到时基发生器(102)的开关模式直流‑直流(DC‑DC)转换器(104)。时基发生器(102)包括线性反馈移位寄存器(LFSR)(110)和逻辑电路,线性反馈移位寄存器(LFSR)(110)具有输出,逻辑电路包括第一逻辑反相器、第一与逻辑门和第一复用器。第一逻辑反相器具有的输入耦合到LFSR(110)的输出的最高有效位。第一与逻辑门具有的第一输入耦合到LFSR(110)的输出的第二最高有效位,并且具有的第二输入耦合到第一逻辑反相器的输出。第一复用器的选择器输入耦合到第一与逻辑门的输出。
-
公开(公告)号:CN114365456B
公开(公告)日:2024-07-26
申请号:CN202080063844.4
申请日:2020-07-20
Applicant: 德克萨斯仪器股份有限公司
Inventor: R·A·黑斯廷斯
IPC: H04L12/10 , G01R19/165 , H02H3/06
Abstract: 公开了用于电流感测和电流限制的方法、装置、系统和制品。示例装置包括:第一主晶体管(302),其包括耦合在输出端子(108)和中间节点(201)之间的第一主晶体管栅极端子(306);第二主晶体管(312),其包括耦合在中间节点(201)和接地端子之间的第二主晶体管栅极端子(318);第一放大器(350),其包括耦合到第一主晶体管栅极端子(306)的第一放大器输出(362);第二放大器(310),其包括耦合到第二主晶体管栅极端子(318)的第二放大器输出(364);以及第三放大器(330),其包括耦合到中间节点(201)的第三放大器反相输入、耦合到感测晶体管(314)的第三放大器非反相输入和耦合到第三晶体管(332)的第三栅极端子(338)的第三放大器输出。
-
公开(公告)号:CN112740050B
公开(公告)日:2024-07-26
申请号:CN201980061891.2
申请日:2019-07-25
Applicant: 德克萨斯仪器股份有限公司
IPC: G01R17/02 , G01R19/165
Abstract: 监视电路将从所选择的采样电容器获取的采样电压与来自电压缓冲器(150)的基准电压进行比较。电压缓冲器(150)可以根据提供给可编程逻辑控制器(PLC)(570)的编程进行配置。可以结合PLC(570)中的寄存器设置在周期性基础上(诸如在时分多路复用基础上)进行比较。
-
-
-
-
-
-
-
-
-