一种用于客户端的智能连接系统

    公开(公告)号:CN105045755A

    公开(公告)日:2015-11-11

    申请号:CN201510484017.3

    申请日:2015-08-10

    Inventor: 李义军

    CPC classification number: G06F13/4068 G06F13/4077

    Abstract: 本发明涉及一种用于客户端的智能连接系统,包括便携式装置和连接装置,所述便携式装置包括第一连接器与第一连接器相连的充电控制电路和电源输出电路,所述连接装置包括第二连接器,所述第二连接器的输出端通过升压转换器与第二总线连接器相连,其输入端与第一总线连接器相连,所述工作电压产生电路的输入端与第二连接器的输出端相连,其输出端通过微处理器与电源侦测电路的输出端相连,电压侦测电路的输入端与升压转换器的输出端相连。本发明通便携式装置和连接装置,来使得该智能连接系统能够支持主机端功能,以提供使用者更多的便利性。

    通信系统
    24.
    发明授权

    公开(公告)号:CN102637055B

    公开(公告)日:2014-10-08

    申请号:CN201210022930.8

    申请日:2012-02-02

    Inventor: 王栋谊 李浩荣

    CPC classification number: G06F13/4077 Y02D10/14 Y02D10/151

    Abstract: 本发明提供一种通信系统,包括:电流控制电路,具有输出节点,用来获得输入电流输出到所述输出节点;处理模块,用来根据所述输出节点处累积的电流和所述输出节点的输出电压进行操作;检测电路,用来检测所述输出电压,并根据检测结果控制所述处理模块。通过利用本发明,处理模块有大电流需求时,通信系统仍可正常操作。

    用于通用总线测试仪的灵活接口

    公开(公告)号:CN1682203A

    公开(公告)日:2005-10-12

    申请号:CN03821512.8

    申请日:2003-07-17

    CPC classification number: G06F13/4077

    Abstract: 本发明是有关于一种用于通用总线测试仪的灵活接口,其可以用于测试多种总线种类。该接口包括一对发送线和一对接收线。一个发送电路可以在发送线上发送单端或者差分信号,并且至少一个接收电路可以从接收线或者发送线上接受单端或者差分信号。这种灵活的接口可以用来测试单端和差分总线,以及那些可以支持单向和双向通讯的总线。

    使用共模预充电的高速差动预驱动器

    公开(公告)号:CN1679010A

    公开(公告)日:2005-10-05

    申请号:CN03819943.2

    申请日:2003-05-29

    CPC classification number: H03K19/01855 G06F13/4077 H04L25/0272 H04L25/028

    Abstract: 一般地说,实施方案在空闲状态(没有发送数据时)和活动状态(正在发送数据时)之间引入预充电状态。在预充电状态中,两个差动信号都被预充电到共模电压,所述共模电压也是交叉电压。类似地,当信号从活动转换成空闲时,在活动状态和空闲状态之间插入附加的预充电状态。因为对于包括首比特和末比特的每个比特,两个信号都从相同电压电平进行驱动,因此首比特和末比特的质量都被改善到类似于中间的比特。

    避免浮动状态、进行双向数据传输的双向总线电路

    公开(公告)号:CN1303056A

    公开(公告)日:2001-07-11

    申请号:CN00128733.8

    申请日:2000-09-18

    Inventor: 牧野博之

    CPC classification number: G06F13/4077

    Abstract: 本发明的双向总线电路的数据总线由中继电路(50)分割为第1总线节点Nb1和第2总线节点Nb2。中继电路包括用于在第2总线节点Nb2上将第1总线节点Nb1的数据放大并进行传输的第1试验状态缓冲器51和与其反向连接的第2试验状态缓冲器52。在数据总线不使用时,第1和第2试验状态缓冲器都活性化,中继电路起锁存电路的功能。在数据总线不使用时可以避免数据总线的电位电平成为不定,从而可以稳定地动作。

    信号传输装置
    29.
    发明公开

    公开(公告)号:CN1171576A

    公开(公告)日:1998-01-28

    申请号:CN97105464.9

    申请日:1997-06-06

    CPC classification number: G06F13/4077

    Abstract: 为了在存储系统中进行高速动作,由于存储模块的位置引起的传输时间的差异,就难以确保在所有的存储模块之间的建立时间、保持时间。在存储系统中通过,从存储器控制器输出时钟信号和数据信号,并使这些信号的传输时间一致,就能确保在各存储模块之间的建立时间、保持时间,使高速信号传输成为可能。当在存储器控制器一侧接收数据时,一旦接收输出至存储模块的时钟信号,就按照其时限取入数据。

Patent Agency Ranking