一种具有校准收发通道的多通道收发时延实时监测系统及方法

    公开(公告)号:CN106850037B

    公开(公告)日:2019-08-09

    申请号:CN201611193063.9

    申请日:2016-12-21

    Abstract: 一种具有校准收发通道的多通道收发时延实时监测系统及方法如下:测量校准发射通道和校准接收通道的闭环时延和,该闭环时延和减去校准发射通道绝对时延,得到校准接收通道绝对时延;测量反射面星间链路发射通道和相控阵星间链路发射通道与校准接收通道的闭环时延和,这些闭环时延和减去校准接收通道绝对时延,得到反射面星间链路发射通道和相控阵星间链路发射通道绝对时延;测量校准发射通道与反射面星间链路接收通道和相控阵星间链路接收通道的闭环时延和,减去校准发射通道绝对时延,得到反射面星间链路接收通道和相控阵星间链路接收通道绝对时延。本发明实现了多通道收发时延实时监测,且具有测量的收发通道绝对时延准确的特点。

    一种自适应发射功率监测及补偿方法

    公开(公告)号:CN106936453B

    公开(公告)日:2019-02-15

    申请号:CN201611203343.3

    申请日:2016-12-23

    Abstract: 一种自适应发射功率监测及补偿方法,首先将发送至发射天线的射频信号进行下变频至中频信号,然后根据中频信号的功率生成ALC控制量,最后根据ALC控制量调节发射天线射频信号的发射功率,实现自适应监测及补偿。本发明通过闭环耦合电路,将射频信号变频至中频,再根据发射功率监测结果去调整发射功率输出量,解决了不同元器件增益‑温度特性曲线离散型、发射功率随元器件老化而变化的问题,具有对元器件适应范围广且不受元器件老化影响的优点,具有很好的使用价值。

    一种基于星间链路收发设备的星载FPGA重构系统及重构方法

    公开(公告)号:CN105577262A

    公开(公告)日:2016-05-11

    申请号:CN201510943900.4

    申请日:2015-12-16

    CPC classification number: H04B7/18586

    Abstract: 一种基于星间链路收发设备的星载FPGA重构系统及重构方法,系统包括重构数据接收模块、帧号标记及回传模块、地址译码模块、EDAC校验码生成模块、重构数据写入模块、EDAC循环校验模块、下卸数据读取模块、下卸数据发送模块、EEPROM和星载FPGA。星载FPGA的重构方法是指地面站上注重构数据至卫星,并最终传输至需要进行在轨重构的单机设备,重构数据上注为按块上注,在确保当前重构数据块上注全部正确后,开始上注下一个重构数据块,依次上注全部重构数据。本发明优化了FPGA大容量重构数据上注的流程,解决了FPGA大容量重构数据上注的正确性,提升了工程实现的可靠性。

Patent Agency Ranking