一种多相滤波信道化器的FPGA实现方法、系统、设备和介质

    公开(公告)号:CN119788027A

    公开(公告)日:2025-04-08

    申请号:CN202411861544.7

    申请日:2024-12-17

    Abstract: 本发明涉及一种多相滤波信道化器的FPGA实现方法、系统、设备和介质,该方法对串行数据完成串并转换和数据整形得到并行整形数据,将并行整形数据与滤波器系数组相乘、求和累加运算获得多相滤波计算后的并行数据,利用RAM对该并行数据完成缓存整形和并串转换并得到串行多相滤波数据块,将串行多相滤波数据块送入IFFT模块得到信道化后的数据,再通过频偏补偿和循环计数获得并行数据;一种多相滤波信道化器的FPGA实现系统包含数据整形模块、多相滤波运算模块、并串转换模块、逆傅里叶变换模块、频偏补偿模块、并行数据输出模块;设备、介质用于保存计算机程序,当程序被执行时完成FPGA实现方法;本方法能够使用较少的FPGA资源即可实现数字信道化功能。

    基于多斜坡的时间幅度转换器
    22.
    发明公开

    公开(公告)号:CN118550179A

    公开(公告)日:2024-08-27

    申请号:CN202410762492.1

    申请日:2024-06-13

    Abstract: 本发明涉及基于多斜坡的时间幅度转换器,包括:带隙基准单元、跨导放大器单元、多斜坡量化单元、输出选择单元、斜坡计数单元和校准位产生单元,其中,多斜坡量化单元用于生成第一多斜坡信号和第二多斜坡信号;输出选择单元用于输出有效电压值;斜坡计数单元计数斜坡总数量并输出计数信号值。本发明通过多斜坡量化单元将时间信号转换为交叠的第一多斜坡信号和第二多斜坡信号,结合第一多斜坡信号和第二多斜坡信号的斜率、有效电压值、校准位以及计数信号值,即可得到时间间隔,克服了传统时间幅度转换器动态范围和量化精度相互制约的限制,同时实现宽动态范围和高时间分辨率的时间测量。

    一种激光雷达前端接收电路及强度信息补偿方法

    公开(公告)号:CN113985387B

    公开(公告)日:2024-06-25

    申请号:CN202010734375.6

    申请日:2020-07-27

    Abstract: 本发明涉及一种激光雷达前端接收电路及强度信息补偿方法,包括:模拟前端电路和距离与强度信息获取单元,其中,模拟前端电路用于接收探测目标反射的光电流信号和信号处理与控制单元产生的复位信号,输出上升沿时刻鉴别信号、下降沿时刻鉴别信号与幅度信号;距离与强度信息获取单元的输入端与模拟前端电路的输出端电连接,接收上升沿时刻鉴别信号、下降沿时刻鉴别信号、幅度信号、参考时钟信号以及信号处理与控制单元产生的开始信号,输出第一激光脉冲飞行时间信息、第二激光脉冲飞行时间信息和脉冲幅度信息。该激光雷达前端接收电路,在不需要高速模数转换器的情况下,能够同时输出距离信息与强度信息,有效降低了整机成本和设计复杂度。

    通道间信息解耦的超轻量化图像超分辨率查找表重建方法及装置

    公开(公告)号:CN117557453A

    公开(公告)日:2024-02-13

    申请号:CN202311621602.4

    申请日:2023-11-29

    Abstract: 本发明提供了一种通道间信息解耦的超轻量化图像超分辨率查找表重建方法及装置,构建神经网络模型,利用多张训练图像对神经网络模型进行训练得到权重参数,并向训练后的神经网络模型输入多个像素值,以使神经网络依据权重参数进行前传以生成查找表中,按照超分需求的目标感受野从待超分图像中获取目标像素值;将目标像素值的高位作为索引查询查找表得到该待超分图像的超分结果。本发明可以将单个查找表LUT的存储降到最低,以最小存储的线性增长为代价提高图像的精度;以共享参数的方法能大大地减少训练的参数量和LUT的大小,满足要求的同时能达到轻量化的目的,为硬件的实现创造了必要条件,同时可以大大提高查表和微调网络训练的速度。

    一种可快速调节角度的防尘型激光雷达

    公开(公告)号:CN117075083A

    公开(公告)日:2023-11-17

    申请号:CN202310877216.5

    申请日:2023-07-18

    Abstract: 本发明公开了一种可快速调节角度的防尘型激光雷达,包括放置底座、第一微型电机、雷达球体、激光雷达眼、第二微型电机和偏心轮,所述放置底座的底端内部固定安装有第一微型电机,且第一微型电机的顶端固定连接有支撑基座,所述支撑基座的两端转动连接有雷达球体,且雷达球体的中心内部固定安装有激光雷达眼,所述激光雷达眼的上方设置有防护挡板,且防护挡板固定安装在雷达球体的表面上。该可快速调节角度的防尘型激光雷达,设置有调节角度的装置,第一微型电机转动的时候能够使雷达球体左右旋转,从而调整装置左右的角度,第二微型电机转动能够使雷达球体上下调整角度,从而达到快速调节角度的效果。

    一种背照式硅基单光子雪崩二极管结构及光电探测器

    公开(公告)号:CN114551631A

    公开(公告)日:2022-05-27

    申请号:CN202210090168.0

    申请日:2022-01-25

    Abstract: 本发明公开了一种背照式硅基单光子雪崩二极管结构及光电探测器,二极管结构包括:P型外延层和布线层;若干隔离结构,每一隔离结构包括堆叠设置于P型外延层内的浅槽隔离层、隔离N阱和深槽隔离层;电极保护环,设置于布线层内且靠近浅槽隔离层;若干光源感应区,间隔分布于相邻隔离结构之间;每个光源感应区包括:堆叠设置的有源P+层、有源区P阱、深N阱和N型埋层;P阱保护环,设置于有源P+层和有源区P阱两侧;阳极电极,设置于有源P+层下方的布线层内;反射金属板,设置于与有源P+层相对的布线层内;共享阴极,包括电极N阱,设置于P型外延层内且与深N阱相接;阴极电极,设置于靠近电极N阱的布线层内。本发明可以提高探测效率。

    一种以太网供电系统
    27.
    发明公开

    公开(公告)号:CN113726530A

    公开(公告)日:2021-11-30

    申请号:CN202110786492.1

    申请日:2021-07-12

    Abstract: 本发明公开了一种以太网供电系统,包括通过电缆连接的供电设备与受电设备,受电设备包括内置有MPS电路和热插拔管的PD接口电路,以及输出电路,MPS电路中:采样转换电路用于将PD接口电路的输入信号采样并转换成与其成预设比例的PD信号;比较电路用于比较参考信号和PD信号得到控制信息;脉冲产生电路用于根据控制信息产生脉冲信号;电流产生电路用于根据脉冲信号自适应产生MPS信号,以根据MPS信号和PD信号调整PD接口电路的输入信号;输出电路用于在热插拔管的控制下,根据调整的PD接口电路的输入信号来维持供电设备到受电设备PD的电力所需的电流。本发明实现IEEE802.3标准所规定的MPS需求,且简化了外围结构,降低了系统成本及其功耗。

    基于下采样和插值的低码率图像压缩方法

    公开(公告)号:CN101668196A

    公开(公告)日:2010-03-10

    申请号:CN200910024058.9

    申请日:2009-09-25

    Abstract: 本发明公开一种基于下采样和插值重构的低码率图像压缩方法,主要解决现有低码率图像压缩客观PSNR值不高,主观图像质量中纹理边缘部分不清晰的缺点,其实现步骤为:(1)对原始图像进行拉普拉斯金字塔分解,在低通滤波下采样后产生低频子带信号;(2)对低频子带信号进行方向自适应编码产生压缩后的低码率压缩图像的码流信息;(3)对低码率压缩图像的码流信息进行方向自适应提升解码,产生重构的低频子带信号;(4)对解码后的低频子带信号进行方向波插值恢复,产生重构后的图像。本发明具有低码率压缩客观PSNR值高,边缘及纹理细节比较清晰的优点,能够用于实时压缩图像传输的高质量恢复。

    电荷耦合型单光子雪崩二极管探测阵列结构及其制备方法

    公开(公告)号:CN118748221A

    公开(公告)日:2024-10-08

    申请号:CN202410848779.6

    申请日:2024-06-27

    Abstract: 本发明涉及一种电荷耦合型单光子雪崩二极管探测阵列结构及其制备方法,阵列结构包括:Si衬底、第一掺杂类型保护环、第一掺杂类型电极低阻接触区、第二掺杂类型阱区、第二掺杂类型电极低阻接触区、光吸收层、金属互联结构和钝化层。该结构在第一掺杂类型保护环的外围围绕第二掺杂类型阱区,并且第二掺杂类型阱区与光吸收层相接触,单像素内四周的第二掺杂类型阱区、光吸收层和第一掺杂类型电极低阻接触区之间形成环形的电场区域,利用空间位置上的电势差将光吸收层中的光生载流子输运至倍增区域,增大了器件有效光敏区域,在保证器件暗计数参数的情况下提高了阵列的填充因子和光探测效率,解决了光检测效率与填充因子的相互制约问题。

    一种交织型高转换速率的时间数字转换器及转换方法

    公开(公告)号:CN117850193A

    公开(公告)日:2024-04-09

    申请号:CN202410020762.1

    申请日:2024-01-05

    Abstract: 本发明公开了一种交织型高转换速率的时间数字转换器,包括:延时锁定环用于产生多相位时钟簇信号;通道切换控制电路用于对START信号和STOP信号进行交织分配;通道1和通道2采用插值结构,用于根据多相位时钟簇信号和交织分配后的信号量化START信号、STOP信号和计数时钟信号之间的时间间隔;同步器用于产生三种计数信号;计数器用于扩展量化范围,输出高位转换结果;算术逻辑单元ALU用于对通道1和通道2的结果进行运算,输出中位转换结果和低位转换结果;并行数据接口用于整合高、中、低位转换结果并输出。本发明提出的时间数字转换器在保证分辨率的同时,具有较高的转换速率,多事件检测能力和良好的鲁棒性。

Patent Agency Ranking