-
公开(公告)号:CN103579290A
公开(公告)日:2014-02-12
申请号:CN201310316715.3
申请日:2013-07-25
Applicant: 精工爱普生株式会社
CPC classification number: H01L33/08 , H01L27/3216 , H01L27/3246 , H01L33/36 , H01L51/5265 , H01L2251/5315 , H01L2924/0002 , H01L2924/00
Abstract: 本发明涉及发光装置、以及电子设备。提供一种色差少、且高亮度的、显示品质优异的发光装置。作为发光装置的有机EL装置(1)具有:配置在基板(10)的第一面(10A)上,并具有第一像素电极(17R)的第一发光元件(15R);具有第二像素电极(17G)的第二发光元件(15G);以及设置有使第一像素电极(17R)露出的第一开口(31)和使第二像素电极(17G)露出的第二开口(32)的绝缘层(29),第一开口(31)通过绝缘层(29)覆盖第一像素电极(17R)的周边部(40R)中50%以上而构成,第二开口(32)通过绝缘层(29)覆盖第二像素电极(17G)的周边部40G中小于50%而构成。
-
公开(公告)号:CN102682697A
公开(公告)日:2012-09-19
申请号:CN201210059674.X
申请日:2012-03-08
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
IPC: G09G3/32
CPC classification number: G09G3/3233 , G09G3/3266 , G09G3/3283 , G09G2300/0426 , G09G2300/043 , G09G2300/0809 , G09G2320/0209 , G09G2330/06 , H01L27/124 , H01L27/1255 , H01L27/3262 , H01L27/3265 , H01L27/3272 , H01L27/3276
Abstract: 一种电光学装置,使不易受到起因于数据线(114)的电位变动的噪声的影响,而对流过发光元件(150)的电流进行控制。具有相互交叉的扫描线(112)以及数据线(114)、与上述交叉对应地设置的像素电路(110)以及屏蔽配线(81a、81b)。像素电路(110)具备:发光元件(150);对流过发光元件(150)的电流进行控制的晶体管(140);以及在晶体管(140)的栅极结点(g)和数据线(114)之间,根据供给至扫描线(112)的扫描信号被控制导通状态的晶体管(130),屏蔽配线(81a、81b)在俯视时设置于数据线(114)和晶体管(140)之间。
-
公开(公告)号:CN100511387C
公开(公告)日:2009-07-08
申请号:CN200510066077.X
申请日:2005-04-20
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
CPC classification number: G06F1/3203 , G06F1/3262
Abstract: 本发明可以缩小数据线驱动电路的电路面积。数据线驱动电路(200)具有移位寄存器单元电路(Ai1)~(Ai4)、逻辑运算单元电路(Bi1)~(Bi4)以及控制单元电路(Ci)。控制单元电路(Ci),根据移位寄存器单元电路(Ai1)~(Ai4)的输入输出信号(P0)~(P4),确定该电路块的工作期间,在该期间将X时钟信号(XCK)及反相X时钟信号(XCKB)供给移位寄存器单元电路(Ai1)~(Ai4)。
-
公开(公告)号:CN101388198A
公开(公告)日:2009-03-18
申请号:CN200810171349.6
申请日:2004-07-02
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
IPC: G09G3/36
CPC classification number: G02F1/136204 , G09G3/3677
Abstract: 在液晶装置等的电光装置中,提高对静电的耐受性。电光板的驱动电路具有多个电源线、信号线、驱动机构。驱动机构经由来自电源电路的多个电源线供给电源,基于经由信号线所输入的各种信号驱动电光板。保护电路设在多个电源线当中至少两根被供给不同的电位的电源线间,提供使施加于该两根电源线当中的一方的静电向另一方逃逸的电路径。
-
公开(公告)号:CN100454553C
公开(公告)日:2009-01-21
申请号:CN200510086066.8
申请日:2005-07-19
Applicant: 精工爱普生株式会社
Abstract: 在具备基体及形成于该基体上的半导体膜的薄膜半导体装置中,在所述基体上设有内部电路(主电路部)(17),保护电路部(18)、端子部(19)。在所述保护电路部(18)上,设有保护电路元件(181,182),其具有所述半导体膜的PIN二极管,以及介于该PIN二极管的I层和绝缘膜对向配置的浮置电极。能够提供一种可构成可对内部电路良好保护免受浪涌电压影响的保护电路,对于因过大电压而被破坏时电路结构不产生故障,且具有优良的可靠性的电路元件的薄膜半导体装置。
-
公开(公告)号:CN100337153C
公开(公告)日:2007-09-12
申请号:CN200410000451.1
申请日:2004-01-29
Applicant: 精工爱普生株式会社
IPC: G02F1/1339 , G02F1/1335
CPC classification number: G02F1/133512 , G02F1/133555 , G02F1/13394
Abstract: 遮光层70包含第一遮光层71和第二遮光层72。第一速光层71的形成覆盖扫描线2及数据线3。第二遮光层72相对突起图形10设置于摩擦方向的下游侧。突起图形10的形成使其一部或全部与数据线3重叠。第二遮光层72和第一遮光层71重叠。第二遮光层72的一部或全部可兼用作第一遮光层71,可扩大开口部的面积。
-
公开(公告)号:CN1280834C
公开(公告)日:2006-10-18
申请号:CN03121865.2
申请日:2003-04-15
Applicant: 精工爱普生株式会社
CPC classification number: G11C19/00
Abstract: 本发明目的在于提供即使时钟信号的驱动能力低也可靠地动作的移位寄存器。数据线驱动路电路(200),具备将各移位寄存器单位电路(Ua1~Uan+2)级联连接的移位寄存器部(210);将各控制单位电路(Uc1~Ucn+2)级联连接的时钟信号控制部(220)。各控制单位电路(Uc1~Ucn+2)在前段和后段的连接点(A1、A2、…)信号电压中,在任意一方成为有效的期间,把X时钟信号(XCK)和反转X时钟信号(XCKB)提供给移位寄存器单位电路(Ua1~Uan+2)。
-
公开(公告)号:CN1786802A
公开(公告)日:2006-06-14
申请号:CN200510130302.1
申请日:2005-12-07
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
IPC: G02F1/1362 , G02F1/136
CPC classification number: G09G3/3614 , G09G3/3688
Abstract: 本发明在于提供容易将图像信号写入各像素的电光装置及电子设备。液晶装置(10)中,在分别向各像素(25)的像素电极(29)供给图像信号的各数据线的输入端和输出端双方中,设置对蓄积于各数据线的电荷放电的写入辅助电路(81、82)。各写入辅助电路(81、82),通过对蓄积于各数据线的电荷放电,可使因共用振荡驱动而改变的各数据线的电位回到改变前的电位。各写入辅助电路,由包括与各数据线每条连接的反向二极管的放电电路构成。各反向二极管是MOS二极管。在因共用振荡驱动使各数据线电位下降时,各数据线的电位通过各反向二极管放电迅速上升,直到成为预定电位。在下一个水平扫描期间图像信号可以很容易写入各像素(25)。
-
公开(公告)号:CN1758303A
公开(公告)日:2006-04-12
申请号:CN200510105154.8
申请日:2005-09-28
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
CPC classification number: G09G3/3677 , G09G2310/0205 , G09G2340/0414 , G09G2340/145
Abstract: 以简易的结构改变垂直分辨率。具备以规定的顺序选择奇数行的扫描线(112)的Y驱动器(13)、以及以规定的顺序选择偶数行的扫描线(112)的Y驱动器(14)。其中,Y驱动器(13)具有:通过利用时钟信号(φL)使转送开始信号(SPL)移位,生成用于以规定的顺序选择扫描线的逻辑信号的移位寄存器(131);以及将上述逻辑信号变窄到使能信号(EnL)的L电平脉冲的宽度并作为选择扫描线的扫描信号输出的输出控制电路(133)。Y驱动器(14)也是相同的。在该结构中,在通常分辨率模式的情况下,向Y驱动器(13(14))供给相位彼此不同的使能信号,交替地选择奇数行和偶数行的扫描线,另一方面,在低分辨率模式的情况下,向Y驱动器(13、14)供给大致同相位的使能信号,同时地选择2行彼此相邻的奇数行和偶数行的扫描线。
-
公开(公告)号:CN1702728A
公开(公告)日:2005-11-30
申请号:CN200510066077.X
申请日:2005-04-20
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
CPC classification number: G06F1/3203 , G06F1/3262
Abstract: 本发明可以缩小数据线驱动电路的电路面积。数据线驱动电路(200)具有移位寄存器单元电路(Ai1)~(Ai4)、逻辑运算单元电路(Bi1)~(Bi4)以及控制单元电路(Ci)。控制单元电路(Ci),根据移位寄存器单元电路(Ai1)~(Ai4)的输入输出信号(P0)~(P4),确定该电路块的工作期间,在该期间将X时钟信号(XCK)及反相X时钟信号(XCKB)供给移位寄存器单元电路(Ai1)~(Ai4)。
-
-
-
-
-
-
-
-
-