-
公开(公告)号:CN101706522A
公开(公告)日:2010-05-12
申请号:CN200910216208.6
申请日:2009-11-13
Applicant: 电子科技大学
IPC: G01R13/02
Abstract: 本发明公开了一种数字示波器通道带宽补偿装置,包括具有与输入通道频率响应互逆的幅频特性通道补偿滤波器对高速模数转换器输出的波形数据进行频率响应补偿后输出;根据所需通道要求的指标进行设计的低通滤波器用于频率响应补偿后的波形数据进行二次滤波,将输入通道响应补偿为理想通道响应,输入通道频率响应得到了修正,从而提高了通道的带宽。本发明是对输入通道数模转换后的数字波形数据进行频率补偿,因而,在对数字示波器通道带宽补偿,不会引入信号过冲。
-
公开(公告)号:CN101706521A
公开(公告)日:2010-05-12
申请号:CN200910216207.1
申请日:2009-11-13
Applicant: 电子科技大学
IPC: G01R13/02
Abstract: 本发明公开了一种具有时基微调功能的数字存储示波器,包括高速ADC、数据存储器、处理器以及可编程数据实时抽取模块;高速ADC输出采集数据到可编程数据实时抽取模块进行实时抽取,抽取比例根据来自处理器的抽取比例控制字设定;实时抽取后的采集数据送入数据存储器中进行存储;抽取比例控制字根据需要微调时基档位确定。本发明采用可编程数据实时抽取模块对采样数据进行实时抽点的方法,来实现改变采集系统的采样率。在本发明中,只要通过处理器改变可编程数据实时抽取模块的抽取比例控制字就能改变抽取比例,可以产生更多、更密集的采样率,尤其是慢时基档位,从而实现数字存储示波器时基微调的功能。
-
公开(公告)号:CN101286873A
公开(公告)日:2008-10-15
申请号:CN200810044341.3
申请日:2008-05-05
Applicant: 电子科技大学
Abstract: 本发明公开了一种以太网错误帧提取接口装置,其接收状态机接收来自PHY模块的以太网帧,并解析获得以太网帧数据,产生状态描述符;底层数据FIFO缓存存储来自接收状态机的所有以太网帧数据,底层状态FIFO缓存存储来自接收状态机的、和以太网帧一一对应的状态描述符;错误帧抛弃逻辑模块根据接收控制位和状态描述符中的错误帧标识判断该以太网帧是否接收,如果接受控制位允许,则接收,否则,直接抛弃;高层数据FIFO缓存和高层状态FIFO缓存存储错误帧抛弃逻辑模块判断后以太网帧数据和状态描述符。这样可以轻易通过与预先设定的接收控制位控制错误帧的主动接收,将以太网错误帧提取出来,同时兼顾标准以太网帧的存取。
-
公开(公告)号:CN101150316A
公开(公告)日:2008-03-26
申请号:CN200710121805.1
申请日:2007-09-14
Applicant: 电子科技大学
Abstract: 本发明提供了一种多通道时钟同步方法和系统,本发明的方法主要是利用相位校准原理,相位校准模块以接收到的主设备采样时钟和从设备驱动模块输出的一路采样时钟作为相位校准自动控制输入信号,对主设备的参考时钟进行相位调整,实现了主从设备采样时钟精确同步;本发明的多通道时钟同步系统包括主设备和至少一从设备,本系统还提供了一DSP+FPGA模块用于产生主动同步控制信号,和一控制模式选择模块用于实现了主动和自动控制模式选择。本发明可以实现多通道时钟精确同步,而且时钟系统在自动同步失效时,可以由操作者主动调整主从设备的相位差,达到主从设备再次同步的目的。
-
公开(公告)号:CN101141122A
公开(公告)日:2008-03-12
申请号:CN200710050214.X
申请日:2007-10-11
Applicant: 电子科技大学
Abstract: 本发明提供了一种脉冲快速沿转换装置,包括正反向阶跃恢复二极管并联构成的脉冲快速沿整形电路,并联的正反向阶跃恢复二极管一端为快速沿脉冲信号输出端,并通过一电阻接待整形的脉冲信号;另一端接到脉冲直流偏置电源端。当阶跃恢复二极管由正向导通进入反向截止时,由于少子效应,阶跃恢复二极管内会有很大的反向电流,当反向电流把二极管内的少子驱散干净时,时间为tq,二极管内的电流迅速趋向反向饱和电流,时间为tt,这样负载上的电压在tq期间不变,在tt时间以内迅速下降或者上升。利用阶跃恢复二极管的阶跃恢复特性,可以大大加速脉冲的上升/下降时间,其时间等于阶跃恢复二极管的反向恢复时间,从而实现对脉冲快速沿整形的目的。
-
公开(公告)号:CN119574945A
公开(公告)日:2025-03-07
申请号:CN202411703020.5
申请日:2024-11-26
Applicant: 电子科技大学
Abstract: 本发明公开了一种智能示波器的异常信号分类方法,先在智能示波器的FPGA中部署门控循环单元网络并离线训练,然后再接入待测试信号后通过ADC采样,并将采样数据存储到FPGA的外部存储器DDR中,最后上位机启动异常分类,下发权重及偏置参数矩阵至门控循环单元网络,然后通过FPGA控制门控循环单元网络对待测试信号实现自动异常分类。
-
公开(公告)号:CN119416117A
公开(公告)日:2025-02-11
申请号:CN202411529231.1
申请日:2024-10-30
Applicant: 电子科技大学
IPC: G06F18/2433 , G01R35/00 , G06F18/213 , G06F18/10
Abstract: 本发明公开了一种智能示波器的偶发异常信号实时捕获方法,首先通过对正常时域信号进行滤波去噪处理和信号分解起始点确定,获得预处理后数据,再利用经验模态分解算法对正常信号进行分解,得到正常信号的IMF分量信号,然后将正常信号的IMF分量信号进行存储;接着获取到当系统没有信号输入时根据非噪声IMF分量重构出正常信号的模板,然后输入待测试信号后,用重构的正常信号对待测试信号计算距离根据两个信号的距离之和进行判断异常,当偏离程度大于软件下发的阈值时,将该段待测试信号实时检测为异常信号。
-
公开(公告)号:CN118425902A
公开(公告)日:2024-08-02
申请号:CN202410598844.4
申请日:2024-05-13
Applicant: 电子科技大学(深圳)高等研究院
IPC: G01S7/40
Abstract: 本发明公开了一种雷达信号收发通道自检及功率自校准方法,待雷达测试系统开机后,由控制处理模块下发自检及自校准指令给接收通道和发射通道;接收通道先启动自检及自校准指令并根据校准频率fc进行功率校准,然后发射通道再启动自检及自校准指令并同样根据校准频率fc进行功率校准;接着改变校准频率fc,重复收发通道的校准过程,直至完成雷达测试系统全工作频段的收发通道输出功率校准;最后雷达测试系统实时测量外部输入信号的频率及功率。
-
-
公开(公告)号:CN117949908A
公开(公告)日:2024-04-30
申请号:CN202311800720.1
申请日:2023-12-25
Applicant: 电子科技大学
IPC: G01S7/40
Abstract: 本发明公开了一种相干莱斯分布雷达点杂波模拟生成方法,先构建查找表,再通过改进的线性反馈移位寄存器生成两路n级m序列,然后基于构建的查找表,利用Box‑Muller将两路n级m序列变换成一路复高斯白噪声序列,接着通过高斯谱滤波器对复高斯白噪声随机序列进行低通滤波处理,得到复高斯有色噪声随机序列,最后通过复高斯有色噪声随机序列生成满足雷达参数和环境参数的相干莱斯分布雷达点杂波,从而实现相干莱斯分布雷达点杂波的实时模拟生成。
-
-
-
-
-
-
-
-
-