一种数字触发检测方法
    22.
    发明授权

    公开(公告)号:CN110596439B

    公开(公告)日:2021-05-14

    申请号:CN201910898542.8

    申请日:2019-09-23

    Abstract: 本发明公开了一种数字触发检测方法,采用FPGA中的高速吉比特收发器对触发比较器输出信号(触发信号)进行采样与解串,输出并行触发数据;在FPGA中对并行触发信号进行状态判断,识别状态跳变的位置,从而确定触发点在并行采集数据的位置。对吉比特收发器设置与ADC分频比的相同倍率进行串并转换,降速为FGAP能够稳定工作的速率,这样使并行触发数据与被测信号的并行采样数据具有一一对应关系,在并行触发数据中识别得到的触发跳变点即为信号触发的准确位置,从而解决了数字存储示波器高速触发信号无法输入FPGA、并行ADC采集数据中无法准确定位触发信号等问题,实现高速并行采样数字存储示波器的触发同步。

    一种随机时间等效采样系统

    公开(公告)号:CN109581016B

    公开(公告)日:2020-10-16

    申请号:CN201811321479.3

    申请日:2018-11-07

    Abstract: 本发明公开了一种随机时间等效采样系统,将单次采集得到的采样数据进行串并转换后进行缓存,测量得到触发信号与紧随其后的第一个随路时钟之间的时间间隔,所得到的脉冲信号经展宽后由脉冲测量模块测量得到测量值,根据该测量值计算得到本次采样数据的起始存储单元序号,然后波形重构RAM读取缓存数据,所读取数据先经并串转换,然后根据起始存储单元序号和等效采样倍数计算各个采样点对应的存储单元序号,对本次采样数据进行存储;当采样数据的批次达到等效采样次数时,将波形重构RAM存储的数据作为等效采样数据进行输出。相比于软件实现方式,本发明数据重排效率高、波形恢复速度快,从而提高示波器等效采样模式下的波形刷新率。

    无线虚拟示波器及其功耗动态管理方法

    公开(公告)号:CN110412325A

    公开(公告)日:2019-11-05

    申请号:CN201910729919.7

    申请日:2019-08-08

    Abstract: 本发明实施例提供的一种无线虚拟示波器及其功耗动态管理方法,涉及示波器技术领域,无线虚拟示波器的终端机与ARM微控制器既能够选择信号传输稳定性高的USBOTG接口有线通信模式,也能够选择灵活性高的Wi-Fi通信模式,当选择Wi-Fi通信模式时,能够实现虚拟示波器的小型化,而且终端机与虚拟示波器的其它部分完全分开,便于随身携带,易于在较为恶劣的偏远测量环境中使用。该无线虚拟示波器功耗动态管理方法基于硬件功能划分,通过将无线虚拟示波器中暂不使用的功能模块,关闭电源或者进入低功耗模式,使无线虚拟示波器在进行不同功能的使用时,实现了功耗动态管理,更好地满足了其低功耗设计要求。

    一种抗干扰型雷电流采集装置

    公开(公告)号:CN110108929A

    公开(公告)日:2019-08-09

    申请号:CN201910429731.0

    申请日:2019-05-22

    Abstract: 本发明公开了一种抗干扰型雷电流采集装置,为了增加雷电流采集装置的抗干扰性,采用冗余信号调理通道的方式即多加入一个信号采集通道采集雷电流信号,采用双通道ADC同时对同一导体感应出的两路雷电流信号进行采集,随后将采集到的数据送入DSP进行相似度匹配,若相似度达到设定值,则认为两路雷电流数据匹配,判定雷电流数据为有效的雷电流数据,并进行存储,否则丢弃,等待下一个雷电流数据的到来。通过这种处理方式,在获取雷电流特征参数并复现雷电流信号波形的同时,剔除干扰信号,只保留真实的雷电流信号,提高了雷电流监测的准确性。同时,节省宝贵的存储资源,提升的处理效率,保证监测的实时性。

    一种基于多DAC并行结构的信号源的同步方法

    公开(公告)号:CN107104750B

    公开(公告)日:2018-10-16

    申请号:CN201710278751.3

    申请日:2017-04-25

    Abstract: 本发明公开了一种基于多DAC并行结构的信号源的同步方法,通过将各个通道经采样时钟分频所得的数据时钟送到数据时钟鉴相模块,再任意取一个通道的数据时钟作为基准时钟,对该基准时钟做倍频得到一相关时钟,用该相关时钟的下降沿去采其余各个通道的数据时钟得到对应的相关信号,根据相关信号与相位差之间的推导公式,得到其余各个通道的数据时钟与基准数据时钟之间的相位差,将鉴相所得的相位差反馈到数据处理模块,在数据处理模块中通过相关运算,得到各个通道的波形数据之间的相对延迟,最后,基于所得的相对延迟,对各个通道数据产生模块输出的波形数据做超前或滞后处理,使得各个通道的波形数据同步,最终确保各个通道的输出波形同步。

    一种用于压缩采样的伪随机序列产生装置

    公开(公告)号:CN103257846B

    公开(公告)日:2015-12-09

    申请号:CN201310165608.5

    申请日:2013-05-08

    Abstract: 本发明提供了一种用于压缩采样的伪随机序列产生装置,采用伪随机序列并行存取电路存储并行的伪随机序列数据,通过动态设置的读取速率读取并行伪随机序列并输出,利用并串转换电路以及电平转换电路来产生用于压缩采样的伪随机序列。本发明伪随机序列产生装置能够对伪随机序列的长度和频率动态调节,电路的结构相比移位寄存器实现方法简单,能够显著降低电路设计的难度与系统成本。

    一种全数字化的随机采样方法

    公开(公告)号:CN104407190A

    公开(公告)日:2015-03-11

    申请号:CN201410692582.4

    申请日:2014-11-26

    Abstract: 本发明全数字化的随机采样方法,针对在触发点附近波形呈单调变化的待采集信号,利用在待采集信号单调变化波形区域的触发点前后分别采样到的一个采样数据dn、dn+1,然后根据采样数据dn、dn+1进行曲线拟合,拟合曲线与触发电平AT相互交叉点Tr,并且计算出交叉点Tr与其后的第一个采样数据即采样数据dn+1之间的时间距离tL,然后根据各次采集的时间距离tLi进行波形重建,这样,去除了传统等效采集系统中的模拟触发与时间间隔测量电路,简化数据采集系统的电路设计,减小了硬件的复杂度,同时,实现对待采集信号的高采样率采样,得到更多的波形细节。

    一种具有高精度时间标记的数据采集系统

    公开(公告)号:CN102880071A

    公开(公告)日:2013-01-16

    申请号:CN201210358352.5

    申请日:2012-09-24

    Abstract: 本发明公开了一种具有高精度时间标记的数据采集系统,通过时间标记信号调理模块对起始时间信号进行整形和输出进行锁定,得到起始时刻信号;同时,通过时间间隔测量与控制模块锁定触发信号并与采样时钟信号同步,得到时间结束信号,最后通过时间间隔测量单元测出起始时刻信号与时间结束信号时间间隔Δt。由于时间结束信号与采样时钟信号同步,其对应的一个采样数据点dn的采样时间就可以精确地标记为t0+Δt,并且根据采样数据点的位置关系,确定每个采样数据点的绝对时间或相对时间,从而克服了先有技术由于触发信号与采样时钟不具有相关性,造成时间标记精度低的不足。

Patent Agency Ranking