一种基于二进制编码的晶体振荡器抗振补偿装置及方法

    公开(公告)号:CN110868211B

    公开(公告)日:2022-05-24

    申请号:CN201911199144.3

    申请日:2019-11-29

    Abstract: 本发明公开了一种基于二进制编码的晶体振荡器抗振补偿装置及方法,通过压控晶体振荡器、功分器、微处理器、频率~电压转换电路、信号调整电路以及滤波器依次连接形成闭环补偿构架,由微处理器直接生成频率变化量,并由频率~电压转换电路转换为对应的补偿电压差值,更容易实现实时高精度补偿。本发明不需要加速度传感器,而是直接将压控晶体振荡器的实时输出频率与振动条件建立联系,能够克服现有抗振晶体振荡器中由于使用外部加速度感器带来的迟滞问题。本发明补偿过程简单,补偿结构也较为简单,易于集成和批量生产。本发明可以良好适用于各种频率的晶体振荡器,尤其是对于采用现有技术补偿效果较差的高频晶体振荡器更为明显,实用性强。

    一种基于模拟补偿的温度补偿高频晶体振荡器

    公开(公告)号:CN107257239B

    公开(公告)日:2020-12-01

    申请号:CN201710349262.2

    申请日:2017-05-17

    Abstract: 本发明公开了一种基于模拟补偿的温度补偿高频晶体振荡器采用闭环反馈补偿构架,其功分器将压控晶体振荡器的输出信号分为两路,其中一路输入频率偏差计算模块,频率偏差计算模块计算得到未补偿时压控晶体振荡器的频率与期望获得的目标频率的频率偏差,频率‑电压转换模块采用模拟电路,根据频率偏差得到补偿电压,再经过滤波器对该补偿电压信号滤波后反馈到压控晶体振荡器的补偿电压信号输入端进行补偿,使压控晶体振荡器输出期望获得的目标频率。本发明不需要温度传感器,而是直接将与温度实时相关的频率偏差转换为与之成一一对应映射关系的补偿电压进行温度补偿,克服现有了温度补偿高频晶体振荡器中温度迟滞问题。

    一种扫描模式下的三维映射方法

    公开(公告)号:CN107942114B

    公开(公告)日:2020-03-24

    申请号:CN201711118232.7

    申请日:2017-11-14

    Abstract: 本发明公开了一种扫描模式下的三维映射方法,通过用比这个采样率高Dr倍的采样率对输入信号进行采集,就会在两个像素点间隔的时间内得到更多的采集数据,将这些采集数据都映射在屏幕的同一列上即可实现波形显示的荧光效果。同时,将三维数据库的地址设计成一个首尾相连的结构,并设置一个三维数据库的标志位。波形显示时,将三维数据库的数值导入显存,且从标志位指向地址开始导入显存,至地址标志位列前一列结束,使得屏幕上最左侧的波形始终是最旧的,而最右侧的波形始终是最新的,这样实现了扫描模式下三维映射,让数字示波器在慢速时基档也可呈现出荧光显示效果。

    具有存储同步识别功能的多通道并行采集系统

    公开(公告)号:CN106385256A

    公开(公告)日:2017-02-08

    申请号:CN201610840177.1

    申请日:2016-09-22

    CPC classification number: H03M1/1009 H03M1/123 H03M2201/75

    Abstract: 本发明公开了一种具有存储同步识别功能的多通道并行采集系统,在多通道并行采集系统的N个FPGA模块中,第1个FPGA模块根据触发通道的触发信号生成有效触发信号,并发送给第2个FPGA模块;第2至第N个FPGA模块中的每个FPGA模块,分别配置一个延迟模块和同步识别模块,采用同步识别模块在多通道并行采集系统初始化时按照FPGA模块序号依次对延迟模块的延迟值进行设置,在实际工作时,延迟模块接收前一个FPGA模块的有效触发信号,根据延迟值延迟后发送给触发模块,进而生成有效触发信号。本发明通过对多通道并行采集系统中各FPGA模块中有效触发信号进行准确的识别与控制,从而保证后端存储数据顺序的正确性。

    一种数字示波器的基线零偏自校正方法

    公开(公告)号:CN106199115A

    公开(公告)日:2016-12-07

    申请号:CN201610494104.1

    申请日:2016-06-28

    CPC classification number: G01R13/029 G01R13/0209 G01R35/005

    Abstract: 本发明公开了一种数字示波器的基线零偏自校正方法设置基线零点电平在显示屏幕中间对应的数字示波器ADC模块采集量化值作为校正目标值Y,从0开始调整DAC模块的控制编码,将控制编码输入DAC模块,经过信号调理模块调理后,获取由数字示波器的ADC模块的采集量化值的平均值y,当y<Y时,大幅度增加调节步进,使其快速逼近校正目标值Y,当y第一次超过校正目标值Y,反向逐步缩小调节步进,如果调节到y<Y,则再次反转调节方向,设置调节步进为1;在此调节过程中,如果y=Y或者当步进为1且y第二次刚好超过校正目标值Y,则记录当前控制编码作为基线零点电平的控制编码。本发明采用“大步向前,小步后退”的原理调整控制编码的调节步进,实现高效率、高精度的基线零偏校正。

    一种估计模拟滤波器参数的方法

    公开(公告)号:CN105680826A

    公开(公告)日:2016-06-15

    申请号:CN201610023745.9

    申请日:2016-01-14

    CPC classification number: H03H17/0211

    Abstract: 本发明公开了一种估计模拟滤波器参数的方法,利用模拟滤波器对信号中特定频率成分幅度的放大或衰减特性建立多元方程组并求解以估计模拟滤波器参数。首先对待估计的模拟滤波器建模,得到拉普拉斯变换形式的模拟滤波器频率响应表达式,接着向该滤波器输入含有多个频率成分的信号(各频率成分信号的幅度相同),对滤波器输出进行采样得到数字信号,并利用FPGA实现对数字信号的FFT频谱分析,得到滤波器输出信号中各频率成分的幅度,建立前文所示的方程组并求解。本发明提出的模拟滤波器参数估计方法,原理简单,其方程组求解过程可通过MATLAB软件实现。

    一种数字示波器的波形搜索方法

    公开(公告)号:CN105044420A

    公开(公告)日:2015-11-11

    申请号:CN201510534574.1

    申请日:2015-08-27

    Abstract: 本发明公开了一种数字示波器的波形搜索方法,在硬件协同处理装置中,根据用户设置的相关波形参数将经过数字示波器的信号调理电路和信号整形电路的模拟信号转换为1路或者2路数字信号,该数字信号进入用户选中的波形搜索模块。波形搜索模块在FPGA的系统时钟下不断检测输入的数字信号流符合用户设置参数的逻辑电平,并将该逻辑电平出现的起始时间Ts存入波形搜索数据存储器中。微处理器从存储器中读取时间数据再据根据当前数字示波器的时基档位计算出标记点在屏幕上的对应位置。

    基于信息熵的数字存储示波器垂直分辨率提高方法

    公开(公告)号:CN104101751A

    公开(公告)日:2014-10-15

    申请号:CN201410314235.8

    申请日:2014-07-03

    Abstract: 本发明公开了一种基于信息熵的数字存储示波器垂直分辨率提高方法,对过采样的单次采集信号,采样最大熵原理估计各样本的概率和最大熵,根据样本概率计算样本的不确定度,进而得到置信区间,根据置信区间剔除样本中的粗大量化误差,根据信息量比率计算数据的融合权重系数,并根据融合权重系数对有效样本进行数据融合,将数据融合结果代替粗大量化误差的样本对样本数据进行重构,再采用基于平均的抽取算法,得到输出样本。本发明用于提高数字存储示波器的垂直分辨率,通过结合基于信息熵的数据融合和基于平均的抽取滤波算法,提高数字示波器的垂直分辨率,并提高输出信号的信噪比性能,并且不会影响示波器实际采样率下的模拟带宽。

    一种数字示波器带宽增强方法

    公开(公告)号:CN102435807A

    公开(公告)日:2012-05-02

    申请号:CN201110304974.5

    申请日:2011-10-10

    Abstract: 本发明公开了一种数字示波器带宽增强方法,通过实际频率响应函数、选取的目标频率响应函数计算出数字带宽增强滤波器的期望频率响应函数。根据期望频率响应函数获得FIR数字滤波器初始系数,然后得到FIR滤波器频率响应函数,并计算性能函数,如果在通带[0,ωc]内,性能函数大于设定的最小值,则对性能函数求偏导,重新计算FIR滤波器的系数、频率响应函数以及误差函数、性能函数并判断,直到性能函数J小于设定的最小值Jmin,用得到的第i次迭代获取的FIR滤波器的系数h(i)(n)构造FIR滤波器作为数字带宽增强滤波器,这样用一个FIR滤波器就实现了现有技术的数字带宽增强滤波器的功能,结构比较简单。

Patent Agency Ranking