-
公开(公告)号:CN101939777B
公开(公告)日:2013-03-20
申请号:CN200880126454.6
申请日:2008-10-20
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G2310/0286 , G09G2310/08 , G11C19/28
Abstract: 本发明提供一种显示装置及显示装置的驱动方法。第一移位寄存器、第二移位寄存器的各级通过对输入到第一时钟输入端子(CKA)的时钟信号的时钟脉冲进行传输,输出扫描脉冲(Qn-1),所述第一移位寄存器、第二移位寄存器的各级具备第一晶体管(Tr2),将输入到第二时钟输入端子(CKB)的时钟信号输入到第一晶体管(Tr2)的栅极,第一晶体管(Tr2)是为了连接及切断对应的扫描信号线与扫描脉冲的低电位侧电源而设置的,第一移位寄存器的两个时钟信号与第二移位寄存器的两个时钟信号的时钟脉冲的定时彼此错开。由此,能够实现一种能将栅极线拉至低电平、同时能抑制拉至低电平用晶体管的阈值电压的移位现象的显示装置。
-
公开(公告)号:CN102132356A
公开(公告)日:2011-07-20
申请号:CN200980132938.6
申请日:2009-05-27
Applicant: 夏普株式会社
CPC classification number: G11C19/184 , G09G3/3677 , G09G2310/0286 , G11C19/28
Abstract: 控制部(1)根据充电节点(netA)处的充电节点(netA)的非激活电位电平和第2时钟信号的激活期间的第2时钟信号的激活电位电平,生成使第1开关元件(T6)成为导通状态的控制信号,将其输出到第1开关元件(T6)的导通和切断控制端子(netB)。
-
公开(公告)号:CN101939791A
公开(公告)日:2011-01-05
申请号:CN200880126697.X
申请日:2008-10-22
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G2300/0408 , G09G2300/0417 , G09G2310/0286 , G09G2310/08 , G11C19/28
Abstract: 本发明公开了一种移位寄存器电路、显示装置以及移位寄存器电路的驱动方法,所述移位寄存器电路中,串联连接的各级包括将各级的预定位置(netA、Gn)与低电位侧电源连接的、使用了TFT(Tr15、Tr16、Tr17)的第一电路,第一种时钟信号用于通过各级传输到各级的输出端子(Gn)而输出的输出信号(OUT),第二种时钟信号用于驱动第一电路。由此,实现能更好地抑制TFT阈值电压的偏移现象的移位寄存器电路。
-
公开(公告)号:CN101317212A
公开(公告)日:2008-12-03
申请号:CN200680044876.X
申请日:2006-06-28
Applicant: 夏普株式会社
CPC classification number: G09G3/3648 , G09G3/2003 , G09G3/3607 , G09G3/3614 , G09G3/3688 , G09G2300/0426 , G09G2300/0452 , G09G2300/0465 , G09G2320/0209 , G09G2320/0233 , G09G2320/0242 , G09G2340/06
Abstract: 在偶数编号的信号线组(112A)中,第一和第二信号线(112)的排列顺序在显示区(101)与非显示区(102)之间被反转,并且第三和第四信号线(112)的排列顺序同样如此。非显示区(102)中第一至第十六信号线(112)的末端分别连接到第一至第十六单独驱动器(212)。奇数编号的单独驱动器(212)和偶数编号的单独驱动器(212)各自输出极性相反的驱动信号(S12)中对应之一。因此,在第一方向D1(水平方向)上排列的色彩相同的亚像素(103)的极性在连接到奇数编号信号线组(112A)的亚像素(103)与连接到偶数编号信号线组(112A)的亚像素(103)之间不同。即,排列在水平方向上的所有色彩相同的亚像素(103)都不具有相同的极性。这有助于减少水平阴影。
-
公开(公告)号:CN109961751A
公开(公告)日:2019-07-02
申请号:CN201811559599.7
申请日:2018-12-19
Applicant: 夏普株式会社
Inventor: 水永隆行
Abstract: 一种显示控制装置,在抑制电布线的增加的同时,控制多个显示区域。显示控制装置基于图像数据进行显示控制,该显示控制装置具备:第一驱动电路,其基于表示上述图像数据的一部分的第一图像信号,进行第一显示控制;第二驱动电路,其基于表示上述图像数据的另一部分的第二图像信号,进行第二显示控制;以及信号线,其连接到上述第一驱动电路和上述第二驱动电路,并传输表示与上述第一驱动电路和上述第二驱动电路的控制相关的时序的第一信号,上述第二驱动电路将第二信号复用到上述第一信号中,并由上述信号线传输,该第二信号表示基于上述第二图像信号生成的信息。
-
公开(公告)号:CN103703507B
公开(公告)日:2016-04-27
申请号:CN201280037108.7
申请日:2012-08-03
Applicant: 夏普株式会社
CPC classification number: G09G3/3611 , G09G3/3677 , G09G2330/027
Abstract: 提供能够在电源切断时迅速除去面板内的残留电荷的具备IGZO-GDM的液晶显示装置及其驱动方法。构成移位寄存器的各双稳电路具备:薄膜晶体管(TI),其用于基于第1时钟使输出端子的电位上升;区域(netA),其连接到薄膜晶体管(TI)的栅极端子;薄膜晶体管(TC),其用于使区域(netA)的电位下降;以及区域(netB),其连接到薄膜晶体管(TC)的栅极端子。在这样的构成中,电源切断次序包括显示截止次序和栅极截止次序,栅极截止次序至少包含栅极总线放电步骤(t14~t15)、netB放电步骤(t15~t16)、netA放电步骤(t16~t17)。
-
公开(公告)号:CN104919512A
公开(公告)日:2015-09-16
申请号:CN201380069937.8
申请日:2013-11-05
Applicant: 夏普株式会社
IPC: G09F9/00 , G02F1/1345 , H05K1/14 , H05K3/36
CPC classification number: H05K1/148 , G02F1/13452 , G02F1/13454 , H05K1/028 , H05K1/0296 , H05K1/118 , H05K3/361 , H05K2201/09227 , H05K2201/10136 , G09F9/00 , H05K1/147
Abstract: 液晶显示装置具备:液晶面板(11),其具有能显示图像的显示部(AA)和显示部(AA)外的非显示部(NAA);刚性基板部(22),其连接到外部的信号供应源;以及挠性基板部(23),在将液晶面板(11)与挠性基板部(23)的排列方向设为第1方向(Y),将沿着液晶面板(11)的板面且与第1方向(Y)正交的方向设为第2方向(X)时,挠性基板部(23)在第2方向(X)上的尺寸相对大于刚性基板部(22),并且在挠性基板部(23)中,至少包含相对于刚性基板部(22)在第2方向(X)上配置在外侧的部分即第1端侧部分(24a)的挠性端侧部分(24)与相对于挠性端侧部分(24)在第2方向(X)上配置在中央侧的挠性中央侧部分(25)相比,在第1方向(Y)上的尺寸相对较大。
-
公开(公告)号:CN104254890A
公开(公告)日:2014-12-31
申请号:CN201380012540.5
申请日:2013-03-05
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G3/3674 , G09G2310/0281 , G09G2310/0286 , G11C19/28 , G11C27/04
Abstract: 一种移位寄存器,在第1中间级和第2中间级中均设有:第1输入端子,其中输入时钟信号;第2输入端子,其中输入与上述时钟信号不同相位的时钟信号;输出端子,其通过输出晶体管连接到第1输入端子;以及设定电路,其连接到第2输入端子和输出晶体管,用于设定输出晶体管的控制端子的电位,在第2中间级中设有连接到上述设定电路并输入控制信号的控制电路,将在输入到初级的移位起始信号成为激活后直至末级的输出从激活变成非激活为止的期间设为动作期间,在输入到第2中间级的第1输入端子的时钟信号在动作期间开始后初次激活了时,输入到第2中间级的第2输入端子的时钟信号为非激活。由此,抑制各级中输入多个时钟信号的移位寄存器的误动作。
-
公开(公告)号:CN101933077B
公开(公告)日:2013-10-16
申请号:CN200880126145.9
申请日:2008-12-04
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G11C19/28
Abstract: 本发明的目的在于提供一种显示面板驱动电路及显示面板的驱动方法。所述显示面板驱动电路包括由输出信号线选择信号(G1~Gm)的单位电路级联连接而构成的移位寄存器,向所述单位电路输入时钟信号(CK1、CK2)、和起始脉冲信号(GSP)或从其他级输出的信号线选择信号,所述时钟信号伴随激活上升的部分及倒钩部分是倾斜的。根据所述结构,能够实现在栅极导通脉冲信号中不易发生异常(例如,非激活时的电位波动)的显示面板驱动电路及显示面板驱动方法。
-
公开(公告)号:CN101971242B
公开(公告)日:2013-04-10
申请号:CN200880128102.4
申请日:2008-12-17
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G2310/0286 , G09G2330/025 , G11C19/184 , G11C19/28
Abstract: 本发明提供一种显示面板驱动电路,该显示面板驱动电路包括移位寄存器,该移位寄存器由生成信号线选择信号(G1~Gm)的单位电路级联连接而构成,并且从第一级到最后一级依次输出由所述信号线选择信号(G1~Gm)形成的脉冲,向所述各单位电路输入时钟信号(CK1、CK2)、基于来自所述显示面板驱动电路外部的同步信号(VSYNC)而生成的栅极起始脉冲信号(GSP)或由其它级生成的所述信号线选择信号(G1~Gm)、以及清零信号(CLR),该清零信号(CLR)在所述同步信号(VSYNC)有异常的情况下被激活,之后到下一个垂直扫描期间开始之前,都不从所述移位寄存器输出脉冲。根据上述结构,能够实现一种可在所述同步信号(VSYNC)产生异常的情况下抑制显示混乱并且不增大对电源的负荷的显示面板驱动电路。
-
-
-
-
-
-
-
-
-