-
公开(公告)号:CN109743032A
公开(公告)日:2019-05-10
申请号:CN201910015848.4
申请日:2019-01-08
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网江西省电力有限公司
IPC分类号: H03F3/45
摘要: 本发明公开了一种具有共模反馈控制电路的反相伪全差分放大器以及保持输出共模电平稳定的方法,该反相伪全差分放大器包括伪全差分运算电路和共模反馈控制电路。伪全差分运算电路包括反相器放大器(2)和(3),反相器放大器(2)和(3)分别具有第一反馈控制端子和第二反馈控制端子。共模反馈控制电路的输入端分别与反相器放大器(2)和(3)的输出端相连,用于检测反相器放大器(2)和(3)的共模输出电压,共模反馈控制电路的输出端分别与第一反馈控制端子和第二反馈控制端子相连,用于对反相器放大器(2)和(3)形成共模反馈从而保持共模输出电平的稳定。该反相伪全差分放大器能够在低压低功耗的应用场合下保持输出共模电平的稳定。
-
公开(公告)号:CN114328316B
公开(公告)日:2024-01-26
申请号:CN202111389257.7
申请日:2021-11-22
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
摘要: 本发明实施例提供一种DMA控制器及SOC系统,属于数据处理及传输领域。所述DMA控制器包括:总线主机接口,用于提供从源端至目的端的数据搬运的接口;以及传输控制模块,用于控制DMA控制器执行基于传输链表的数据搬运。执行基于传输链表的数据搬运包括:配置链表指针寄存器的指针指向传输链表中的首地址;配置链表寄存器自动访问链表指针寄存器所指向的首地址,并将该首地址对应的待搬运数据自动加载到所述DMA控制器;以及配置链表寄存器按照传输链表中的地址顺序,依次自动访问自首地址的下一地址起的各地址,并自动加载相应地址对应的待搬运数据,直到加载完所有待搬运数据。本发明提高了DMA控制器的数据传输效率并且减小了CPU的工作负荷。
-
公开(公告)号:CN110380724B
公开(公告)日:2023-01-24
申请号:CN201910682065.1
申请日:2019-07-26
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
摘要: 本发明公开了一种RTC时钟频率温度补偿芯片,用于对晶体振荡器由于温度变化所引起的频率漂移进行补偿,RTC时钟频率温度补偿芯片包括:温度传感器、随机存储器、RTC电路。温度传感器用于检测环境温度,生成温度信号;随机存储器与温度传感器相连,其用于存储修调数据表,该修调数据表中存储了多个温度信号下所对应的频率校正值,随机存储器还用于根据温度传感器的温度信号索引出相应的频率校正值;RTC电路与晶体振荡器以及随机存储器均相连,用于根据随机存储器输出的频率校正值对晶体振荡器的频率进行校正。该RTC时钟频率温度补偿芯片能够降低对晶体振荡器的选型要求,以及降低片上的温度传感器的测温误差精度要求。
-
公开(公告)号:CN114334951A
公开(公告)日:2022-04-12
申请号:CN202111357982.6
申请日:2021-11-16
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
IPC分类号: H01L27/02 , H01L23/00 , G06F21/72 , G06F30/394
摘要: 本发明公开了一种芯片ROMKEY的版图结构和芯片,所述芯片ROMKEY的版图结构包括:M个第一逻辑版图区,所述第一逻辑版图区用于实现第一逻辑功能;N个第二逻辑版图区,所述第二逻辑版图区用于实现第二逻辑功能;两个边缘版图区,所述边缘版图区用于在芯片布线时,实现与芯片内其他结构的对接;其中,M、N均为正整数,M个所述第一逻辑版图区和N个所述第二逻辑版图区按照预设顺序排列,并位于两个所述边缘版图区之间,用以实现M+N位ROM密钥。该芯片ROMKEY的版图结构灵活性高,隐蔽性好,且可以被布局布线工具直接识别使用,可适用性强。
-
公开(公告)号:CN114328363A
公开(公告)日:2022-04-12
申请号:CN202111368031.9
申请日:2021-11-18
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
IPC分类号: G06F15/173
摘要: 本发明公开了一种多核系统及系统间的隔离逻辑装置和隔离逻辑配置方法,多核系统包括第一子系统和第二子系统,隔离逻辑装置包括:对应第一子系统设置的第一CPU;对应第二子系统设置的第二CPU;对称分布在第一子系统和第二子系统中的第一隔离逻辑单元和第二隔离逻辑单元,第一隔离逻辑单元与第一CPU相连,且根据第一CPU的配置对第一子系统和第二子系统之间的传输进行隔离,第二隔离逻辑单元与第二CPU相连,且根据第二CPU的配置对第二子系统和第一子系统之间的传输进行隔离,从而通过对称隔离逻辑,避免单个子系统复位对其他子系统复位的影响,减少子系统之间的逻辑干扰,确保多核系统之间的隔离操作可以独立完成。
-
公开(公告)号:CN114328315A
公开(公告)日:2022-04-12
申请号:CN202111387441.8
申请日:2021-11-22
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
IPC分类号: G06F13/28 , G06F12/0831
摘要: 本发明实施例提供一种基于DMA的数据预处理方法、DMA部件及芯片结构,属于计算机技术领域。所述方法包括:针对待处理数据,确定DMA的接口参数,其中所述接口参数包括所述待处理数据的属性信息、输入基地址和输出基地址;根据属性信息和输入基地址,确定DMA从读出存储器中读取待处理数据的若干读地址,使得DMA根据不同读地址读取相应数据;针对每一读地址,将对应读取的数据独立存放于一缓冲区;从各个缓冲区中读取所存放的数据进行拼接;以及将所拼接的数据写入输出基地址所指示的写入存储器的对应数据存储地址。本发明方案可以在DMA搬运数据的过程中完成数据形式改变,不再占用处理器资源,部件利用率更高,性能更优,且效率更高。
-
公开(公告)号:CN114327929A
公开(公告)日:2022-04-12
申请号:CN202111389258.1
申请日:2021-11-22
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
IPC分类号: G06F9/54 , G06F9/48 , G06F15/163
摘要: 本发明实施例提供一种基于AMP架构的优先级处理方法、装置、调度器及多核系统,属于多核核间通信技术领域,解决了现有技术中过量的无效优先级交换拖累整体系统的性能和稳定性的问题。所述方法包括:在第一设定RTOS任务正在执行时,若接收到优先级高于所述第一设定RTOS任务的第二设定RTOS任务,根据所述第一设定RTOS任务的估算剩余执行时间与结束时间阈值,执行优先级估算判别,其中,所述第一设定RTOS任务和所述第二设定任务均为包含RG‑RPC中断请求的RTOS任务;根据判别结果,确定所述第一设定RTOS任务与所述第二设定RTOS任务的优先级交换结果。本发明实施例适用于GPOS和RTOS的AMP架构下的核间RPC通信过程。
-
公开(公告)号:CN114281492A
公开(公告)日:2022-04-05
申请号:CN202111342297.6
申请日:2021-11-12
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
IPC分类号: G06F9/48
摘要: 本发明实施例提供一种中断处理方法、装置、芯片、电子设备及存储介质,属于计算机技术领域。所述方法包括:当监测到关中断请求时,将CPU标记为软件关中断状态;根据接收中断的中断号,确定所述中断的类型;当所述中断的类型为强实时中断时,调用所述强实时中断对应的回调函数进行处理;当所述中断的类型为普通中断时,将所述普通中断记录在Linux内核的排队日志中。本发明实施例适用于处理中断的过程中。
-
公开(公告)号:CN110365687A
公开(公告)日:2019-10-22
申请号:CN201910653347.9
申请日:2019-07-19
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC分类号: H04L29/06
摘要: 本发明公开了一种SWP协议处理器,包括:协议处理模块,对接收到的信号进行解调以及协议转换形成数据帧;帧解析模块,用于接收数据帧并对数据帧进行校验;FIFO,与帧解析模块相连接,该帧解析模块用于将校验结果正确的数据帧写入FIFO中;以及帧重组模块,分别与FIFO以及协议处理模块相连接,用于从FIFO中读出待发送的数据并对待发送的数据进行校验,根据校验结果对待发送的数据进行预设方式的填充以形成数据帧,并将数据帧发送至协议处理模块;其中,协议处理模块用于对数据帧进行协议转换以及调制,将调制后的信号进行发送。本发明提供的SWP协议处理器紧凑处理器的结构,减少面积占用,并且使得协议处理模块中各个处理进程间的代码可以复用,增加重用性。
-
公开(公告)号:CN110365687B
公开(公告)日:2022-09-13
申请号:CN201910653347.9
申请日:2019-07-19
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
摘要: 本发明公开了一种SWP协议处理器,包括:协议处理模块,对接收到的信号进行解调以及协议转换形成数据帧;帧解析模块,用于接收数据帧并对数据帧进行校验;FIFO,与帧解析模块相连接,该帧解析模块用于将校验结果正确的数据帧写入FIFO中;以及帧重组模块,分别与FIFO以及协议处理模块相连接,用于从FIFO中读出待发送的数据并对待发送的数据进行校验,根据校验结果对待发送的数据进行预设方式的填充以形成数据帧,并将数据帧发送至协议处理模块;其中,协议处理模块用于对数据帧进行协议转换以及调制,将调制后的信号进行发送。本发明提供的SWP协议处理器紧凑处理器的结构,减少面积占用,并且使得协议处理模块中各个处理进程间的代码可以复用,增加重用性。
-
-
-
-
-
-
-
-
-