-
公开(公告)号:CN109462398B
公开(公告)日:2022-10-04
申请号:CN201811288118.3
申请日:2018-10-31
Applicant: 北京大学(天津滨海)新一代信息技术研究院
Abstract: 本发明涉及参考电压设计领域,特别涉及了一种基于动态补偿的低功耗参考电压电路系统,包括:参考电压源电路、参考电压补偿电路以及负载电路,所述参考电压补偿电路与所述负载电路选择性地接入到所述参考电压电路的同一参考电压端,当所述负载电路从参考电压端获取正向电流时,所述参考电压补偿电路为所述参考电压端提供补偿电流,用以补偿所述参考电压端的电压下降。本发明的优点在于:1)基于动态补偿的参考电压缓冲器电路设计,利用电荷分享的原理,可以大大降低功耗和模数转换系统的面积,并间接提升模数转换器的转换速度;2)具有相应的动态调节电荷补偿的逻辑信号生成电路,用于实现快速的检测与响应。
-
公开(公告)号:CN113411274A
公开(公告)日:2021-09-17
申请号:CN202110529226.0
申请日:2021-05-14
Applicant: 北京大学(天津滨海)新一代信息技术研究院
Abstract: 本公开涉及一种编码以及解码方法、装置、设备及介质,编码方法包括:通过发送机判断当前的编码状态,根据当前的编码状态选择编码规则;选取2bit待编码数据,根据所述编码规则对所述待编码数据进行编码得到编码后的数据;根据当前的编码状态以及所述编码后的数据产生四个电平信号并将所述电平信号分别发送到不同的四个信道上。本公开在时域进行信道均衡,对于信号的高频分量和低频分量并不进行区分处理,因此不会恶化信号的信噪比;本公开的编码与解码过程为确定性过程,不依赖于前一时刻的数据,因此不存在反馈回路的时序限制,本方案能够达到的工作速度远高于判决反馈均衡器。
-
公开(公告)号:CN113364711A
公开(公告)日:2021-09-07
申请号:CN202110522829.8
申请日:2021-05-13
Applicant: 北京大学(天津滨海)新一代信息技术研究院
IPC: H04L25/03
Abstract: 本发明公开了一种判决反馈均衡器,通过在判决反馈均衡器的求和器中增加一组与已有抽头单元电路结构相同的抽头单元,并将两个抽头单元中具有相同输入所对应的输出端连接至不同的差分传输线上,即第一抽头单元的第一输入端对应的第一输出端连接至负传输线,而第二抽头单元的第三输入端对应的第三输出端连接至正传输线,以及第一抽头单元的第二输入端对应的第二输出端连接至正传输线,而第二抽头单元的第四输入端对应的第四输出端连接至负传输线。从而,在上一级判决路径中使用的控制时钟发生变化后,两个抽头单元中产生的过冲电流正好抵消,使得求和器的抽头电流在采样窗口内稳定到目标值,避免出现判决错误的问题。
-
公开(公告)号:CN112994699A
公开(公告)日:2021-06-18
申请号:CN202110241457.1
申请日:2021-03-04
Applicant: 北京大学(天津滨海)新一代信息技术研究院
Abstract: 本申请公开了一种失调校准装置、逐次逼近型模数转换装置及失调校准方法。该用于逐次逼近型模数转换器的失调校准装置,包括第一触发器、第二触发器、加法器、计数器和电流型数字模拟转换器;所述第一触发器和所述第二触发器分别与所述加法器相连接,所述加法器、所述计数器和所述电流型数字模拟转换器依次连接。本申请提供的用于逐次逼近型模数转换器的失调校准装置,不需要额外的共模电压产生电路,也不需要考虑共模电压对失调电压的影响,并且通过电流型数字模拟转换器来存储电压也可以避免电荷泄漏的问题,能够实现较好的失调校准效果,不需要额外的共模产生电路,节省了资源,不会发生电荷泄漏。
-
公开(公告)号:CN109921795A
公开(公告)日:2019-06-21
申请号:CN201910069278.7
申请日:2019-01-24
Applicant: 北京大学(天津滨海)新一代信息技术研究院
Abstract: 本发明公开一种逐次逼近型模数转换器、基于双比较器的纠错方法及装置,逐次逼近型模数转换器包括数模转换器、第一比较器、第二比较器、逐次逼近逻辑电路、纠错逻辑电路和比较器时钟产生电路;第二比较器控制时钟比第一比较器控制时钟延后一定时长;两比较器均与数模转换器及逐次逼近逻辑电路连接;第一比较器接收数模转换器电压稳定前正负输出端信号并比较,将第一比较结果输给逐次逼近逻辑电路;第二比较器接收数模转换器电压稳定后正负输出端信号并比较,将第二比较结果输给逐次逼近逻辑电路;逐次逼近逻辑电路根据第一比较结果及第二比较结果纠错校正。本发明设置双比较器,通过第二比较器对第一比较器纠错校正,提高转换准确性及转换速率。
-
公开(公告)号:CN105720972B
公开(公告)日:2019-02-01
申请号:CN201610027670.1
申请日:2016-01-15
Applicant: 北京大学(天津滨海)新一代信息技术研究院
IPC: H03L7/08
Abstract: 本发明涉及一种用于高速数据传输接收器的投机式时钟数据恢复电路系统,包括由采样器、分接器、鉴相器、数字低通滤波器、解码器和相位差值器构成的环路;所述数字低通滤波器包含至少一级累加器,该累加器包括两个加法器、一个多路选择器和一个D触发器;所述鉴相器输出的超前或滞后的判决结果都作为所述累加器的输入,该累加器的两个加法器分别输出当前周期的超前或滞后两种可能的累加输出值,之后根据当前周期的鉴相器的输出值,控制多路选择器选择正确的累加器输出结果,并输入D触发器。本发明的投机式时钟数据恢复电路系统可为一阶、两阶或多阶,能够有效减少时钟数据环路的延时,提高系统的稳定性,增强对于抖动的抗干扰能力。
-
公开(公告)号:CN105788624A
公开(公告)日:2016-07-20
申请号:CN201610102425.2
申请日:2016-02-23
Applicant: 北京大学(天津滨海)新一代信息技术研究院
IPC: G11C7/06
CPC classification number: G11C7/062
Abstract: 本发明涉及一种新型输出沿对称的高灵敏度灵敏放大器。该灵敏放大器使用的第一级脉冲产生器与传统结构相同,第二级的SR锁存器的结构由两个反相器以及6个PMOS(Mp1~Mp6)晶体管和6个NMOS(Mn1~Mn6)晶体管组成,采用CLK和CLKB为两相互补时钟控制。本发明的新型灵敏放大器结构具有Nikolic改良后结构的优点,其输出上升沿和下降沿非常对称;由于第二级引入时钟控制,第一级的负载管减少,从而使输出数据沿延迟减少,速度变得更快,同样功耗也减少了;而且因为判决瞬间第一级差分负载的对称性得到了极大的改善从而本结构具有非常高的灵敏度。
-
-
-
-
-
-