-
公开(公告)号:CN105847714A
公开(公告)日:2016-08-10
申请号:CN201610348757.9
申请日:2016-05-24
Applicant: 中国科学院长春光学精密机械与物理研究所
CPC classification number: H04N5/374 , H04N5/3742 , H04N5/3765
Abstract: CMOS输入图像数据的延时校正系统,涉及一种输入图像数据的延时校正系统,解决现有满足航天应用环境的器件内部未集成IODELAY和BITSLIP模块,导致难以实现高速串行输入数据的train工作模式的问题,本发明采用FPGA内部的DCM模块产生各独立的采样时钟,可在线实时调整以获得各位数据的最佳相位,实现位校正;通过内部可置位的移位寄存器进行输入数据的串并转换和字校正;采用DCM来产生不同相位的时钟,避免了采用比高速数据高数倍的采样时钟来进行数据采样,降低了功耗,提高了可靠性,本发明中把数据通道分类进行DCM的共用,减少FPGA内部DCM的使用数量。
-
公开(公告)号:CN101945218A
公开(公告)日:2011-01-12
申请号:CN201010261499.3
申请日:2010-08-25
Applicant: 中国科学院长春光学精密机械与物理研究所
Abstract: 本发明的高帧频CCD相机系统涉及CCD相机系统技术领域,该相机系统包括镜头、CCD图像传感器、预放器、视频信号处理器、水平时序信号产生器、水平驱动电路、垂直及电子快门驱动电路、控制器1、控制器2、外部存储器单元、Camera Link输出单元和PC机、PCIe采集卡及显示设备。本发明是将高速CCD驱动技术、视频处理和数据整合相结合的集成系统,可提供高速的数字化图像,可广泛应用于运动目标捕捉、瞬态过程记录等研究领域,在大面阵低帧频CCD的实时像移补偿中有广阔的应用前景。
-
公开(公告)号:CN111491161B
公开(公告)日:2021-03-16
申请号:CN202010341847.1
申请日:2020-04-27
Applicant: 中国科学院长春光学精密机械与物理研究所
IPC: H04N17/00
Abstract: 一种成像系统的调试方法,涉及航天应用成像技术领域,解决现有成像系统由于探测器内部没有无效数据清零操作,在无效数据阶段输出的图像数据随机,难以进行有效数据和无效数据的区分的问题,针对和FPGA相连的刷新芯片不加电,存在潜通的风险,将不使用的管脚设置为低电平;必须相连的管脚串联电阻,并且使用电容来滤除可能存在的干扰;不仅能减小潜通的影响,同时不降低应用的可靠性。针对探测器温度变化可能出现了图像变花,提出了二次训练的操作方法,避免图像变花。针对探测器内部没有无效数据清零操作,在无效数据阶段输出的图像数据随机,难以进行有效数据和无效数据的区分;采用逐像素点亮和灭掉,从而准确进行有效数据位置的检查。
-
公开(公告)号:CN109120848B
公开(公告)日:2020-04-10
申请号:CN201811072939.3
申请日:2018-09-14
Applicant: 中国科学院长春光学精密机械与物理研究所
IPC: H04N5/232 , H04N5/235 , G01C11/02 , G05B19/042
Abstract: 本发明提供的一种空间相机积分级数调整方法,在轨摄影过程中自动调整积分级数时所用的相机入瞳辐亮度通过拟合的函数简单计算得到,提高积分级数调整的实时性,调整过程是由相机控制器在航天器上自动完成,不需要地面干预,因而更为实用和高效,积分级数的计算以当前实时计算的行周期为依据,可以保证相机尽量工作在满行积分状态,在满足像移补偿要求的同时,使信噪比最大化,采用大的积分级数可以实现能量的数倍至数十倍以上的倍增,在轨摄影过程中自动调整积分级数可以大幅度提高空间相机的动态范围和工作时长,增强对摄影条件的适应性。
-
公开(公告)号:CN110740228A
公开(公告)日:2020-01-31
申请号:CN201911126344.6
申请日:2019-11-18
Applicant: 中国科学院长春光学精密机械与物理研究所
Abstract: 多路CMOS的成像同步控制系统,涉及多路CMOS的成像同步控制系统,解决现有CMOS驱动时序控制时钟的频率和串行422的波特率8倍非整数倍关系,导致不能使用相关的时钟来进行控制;对于多组成像控制器的应用,存在各成像控制器之间的摄像同步困难等问题。每组成像组输出独立的行周期信号进行摄像的同步控制;422串行通信控制模块接收相机控制器发送的422命令;时序驱动控制模块产生满足电压和电流要求的时序和驱动信号;成像焦平面模块用于进行光电转换,同时产生探测器所需的电压和偏置信号;数据整及发送模块将多通道的串行数据调理后,输出满足数传接口协议的数据;数传接口模块输出数传接口协议规定的信号;本发明可最大限度地保证各组的摄像同步性。
-
公开(公告)号:CN110632843A
公开(公告)日:2019-12-31
申请号:CN201910927748.9
申请日:2019-09-27
Applicant: 中国科学院长春光学精密机械与物理研究所
Abstract: 本发明公开了一种遥感相机高精度对时信息生成系统,解决现有方法存在的相机时间同步误差在1秒内随对时信息采集时刻与秒脉冲下降沿的间隔时间而累积导致的时间同步误差较大且波动的问题。由异步串行通信接口芯片、GNSS秒脉冲电平转换芯片、晶振和成像控制FPGA组成,通过将GNSS秒脉冲的下降沿延迟至少相机的2个最大行/帧周期后触发高精度对时信息的生成,通过三级锁存保证插入遥感相机图像辅助数据中高精度对时信息的精度和正确性。本发明可以达到更高的相机时间同步精度,且相机时间同步误差不会随对时信息采集时刻与秒脉冲下降的间隔时间而累积,降低对晶振频率稳定度的要求,在提高相机时间同步精度的同时降低遥感相机研制成本。
-
公开(公告)号:CN110034748A
公开(公告)日:2019-07-19
申请号:CN201910293610.8
申请日:2019-04-12
Applicant: 中国科学院长春光学精密机械与物理研究所
IPC: H03K3/0233 , H01L27/146
Abstract: TDICMOS成像单元的设计方法,涉及一种TDICMOS成像单元的设计方法,解决现有TDICMOS成像单元设计复杂,存在稳定性差的问题,包括控制器单元和探测器单元;所述控制器单元产生探测器单元所需的控制信号,并接收探测器单元输出的数字图像数据;所述探测器单元包括TDICMOS探测器、运放器、LDO、带施密特功能的驱动器和带施密特功能的电平转换器;本发明分别针对具有拉灌电流的像素部分供电、数字输入控制信号的传输、电荷转移驱动信号的产生方式、高密度区域过孔的放置方式和多层接地平面的处理进行了设计,最大限度地提高线路板的利用面积,提高控制驱动信号和电源的完整性,同时避免电压击穿和虚焊等风险。
-
公开(公告)号:CN107659807B
公开(公告)日:2019-02-26
申请号:CN201710886469.3
申请日:2017-09-27
Applicant: 中国科学院长春光学精密机械与物理研究所
Abstract: 基于交替变换脉冲的CMOS图像数据的训练方法,涉及一种CMOS图像数据的训练方法,解决现有CMOS图像数据在传输过程中进行串并转换时获得错误的训练字的问题,训练系统包括CMOS图像传感器和数据处理器两部分组成。数据处理器内部包含iodelay1、iserdes1、数据异步FIFO、控制异步FIFO、gearbox、ram based shifer和控制器组成。控制器作为CMOS数据训练系统的核心,控制各部分协调工作。CMOS图像传感器在控制器的控制下,输出串行图数据经iodelay1、iserdes1、数据异步FIFO、gearbox、ram based shifer最终转换为位宽p的并行图像数据。本发明提出基于交替变化脉冲的训练方法,保证正确训练字对应的字校正组合的正确性,从而保证通道训练的正确性。
-
公开(公告)号:CN105260544B
公开(公告)日:2018-07-06
申请号:CN201510678784.8
申请日:2015-10-19
Applicant: 中国科学院长春光学精密机械与物理研究所
IPC: G06F17/50
Abstract: 电路板的简易走线方法,涉及一种电路板的简易走线方法,解决现有针对线路板高速信号传输的要求,提出了群组信号等长走线方式和BGA的出线方式。群组等长走线方式不仅考虑微带线和带状线引起延时的差异,还包括过孔数量,连接器间连接和接入的芯片引起的延时差异;等长设置可进行信号传输路径整体的加权等长,而不需要分段等长以降低难度;针对BGA的出线方式,采用先外后内的方式,优先使用外侧(行和列)走线;为提高BGA封装背部滤波电容的数量,对自动扇出的过孔位置进行调整;采用线路板上分区结合层间距离控制的方法减小大功率与小功率部分、一次电源与二次电源之间、高速与低速电路单元之间、模拟和数字电路单元之间的相互干扰。
-
公开(公告)号:CN107659807A
公开(公告)日:2018-02-02
申请号:CN201710886469.3
申请日:2017-09-27
Applicant: 中国科学院长春光学精密机械与物理研究所
CPC classification number: H04N17/002 , H04N5/374
Abstract: 基于交替变换脉冲的CMOS图像数据的训练方法,涉及一种CMOS图像数据的训练方法,解决现有CMOS图像数据在传输过程中进行串并转换时获得错误的训练字的问题,训练系统包括CMOS图像传感器和数据处理器两部分组成。数据处理器内部包含iodelay1、iserdes1、数据异步FIFO、控制异步FIFO、gearbox、ram based shifer和控制器组成。控制器作为CMOS数据训练系统的核心,控制各部分协调工作。CMOS图像传感器在控制器的控制下,输出串行图数据经iodelay1、iserdes1、数据异步FIFO、gearbox、ram based shifer最终转换为位宽p的并行图像数据。本发明提出基于交替变化脉冲的训练方法,保证正确训练字对应的字校正组合的正确性,从而保证通道训练的正确性。
-
-
-
-
-
-
-
-
-