SRAM存储单元单粒子翻转的测试电路、测试系统及方法

    公开(公告)号:CN109509507A

    公开(公告)日:2019-03-22

    申请号:CN201811301868.X

    申请日:2018-11-02

    Abstract: 本发明提供一种SRAM存储单元单粒子翻转的测试电路、测试系统及方法,包括:发射脉冲激光的脉冲激光辐射装置;设置于步进机台上的被测模块,与脉冲激光辐射装置的激光出射口相对;与被测模块连接的器件供电和信号传输采集模块,用于为被测模块提供电源,并检测被测模块的单粒子翻转效应。提供一具有SRAM存储单元的被测模块,将数据写入SRAM存储单元,待器件供电和信号传输采集模块的输出信号稳定后,将SRAM存储单元配置为保持状态;开启脉冲激光辐射装置,对被测模块进行逐点辐照;当器件供电和信号传输采集模块的输出信号改变时,检测到单粒子翻转。本发明结构简单、试验费用低,基于本发明的单粒子翻转效应的研究周期短。

    静态随机存储单元及其制作方法

    公开(公告)号:CN109461732A

    公开(公告)日:2019-03-12

    申请号:CN201811212888.X

    申请日:2018-10-18

    Abstract: 本发明提供一种静态随机存储单元及其制作方法,上拉晶体管和下拉晶体管的源极均嵌有隧穿二极管结构,可以在不增加器件面积的情况下(最终的有效单元面积可小于7.5μm2)有效抑制PDSOI器件中的浮体效应以及寄生三极管效应引发的漏功耗以及晶体管阈值电压漂移,提高单元的抗噪声能力。并且本发明的SOI六晶体管SRAM单元的制作方法还具有制造工艺简单、与现有逻辑工艺完全兼容等优点,单元内部采用中心对称结构以及单元之间的共享结构,使其方便形成存储阵列,有利于缩短设计SRAM芯片的周期。

    交叉栅结构MOSFET及多叉指栅结构MOSFET的版图设计

    公开(公告)号:CN104899343B

    公开(公告)日:2018-07-20

    申请号:CN201410077465.7

    申请日:2014-03-04

    Abstract: 本发明提供一种交叉栅结构MOSFET及多叉指栅结构MOSFET的版图设计,所述交叉栅结构MOSFET的版图设计包括:半导体衬底、十字形交叉栅结构、源区及漏区;所述十字形交叉栅结构包括第一条状栅及与所述第一条状栅垂直的第二条状栅,所述第一条状栅及第二条状栅将所述半导体衬底隔成四个区域;所述源区及漏区交替排列于所述四个区域。本发明可以提高有源区的利用率,增加驱动电流,减小栅电阻,提高最大震荡频率;采用交叉栅结构,采用螺旋状分布源极与漏极,充分利用了版图面积,并可实现多叉指栅结构,可以满足设计电路对器件的需求;同时若对栅的连接采用四端连接时,可以有效的降低栅电阻,从而明显提高器件的功率增益与最大振荡频率。

    一种SOI MOSFET总剂量模型参数确定方法

    公开(公告)号:CN106991201A

    公开(公告)日:2017-07-28

    申请号:CN201610038229.3

    申请日:2016-01-20

    Abstract: 本发明提供一种SOI MOSFET总剂量模型参数确定方法,包括如下步骤:S1:获取SOI MOSFET在不同剂量辐照下开、关两种工作状态下的转移特性数据与传输特性数据;S2:筛选步骤S1得到的数据,并导入测试数据到参数提取软件;S3:提取上边角等效晶体管参数及场氧侧壁等效晶体管参数;S4:导出总剂量集约模型卡文件;S5:导入各个单点的总剂量模型到所述参数提取软件,生成全区域的总剂量Bin模型卡文件。本发明采用了与主晶体管分立的方式进行参数提取,细化了物理模型中各个区域的敏感参数,提高了参数拟合的准确度,可以准确地拟合出SOI MOSFET受总剂量辐射效应影响时在亚阈值区产生的hump效应,模型以Bin模型卡的形式存在,可以仿真全区域尺寸器件总剂量效应。

    N型动态阈值晶体管、制备方法及提高工作电压的方法

    公开(公告)号:CN105895703A

    公开(公告)日:2016-08-24

    申请号:CN201610237275.6

    申请日:2016-04-15

    Abstract: 本发明提供一种N型动态阈值晶体管、制备方法及提高工作电压的方法,该N型动态阈值晶体管至少包括:衬底结构,位于所述衬底结构上的n个阈值可调结构;所述阈值可调结构至少包含两个NMOS管和两个二极管,两个NMOS管共用体区,所述体区为N型重掺杂区;两个二极管共用N区,并以两个NMOS管共用的体区作为N区;所述第一二极管的N区与所述第一NMOS管的栅连接,所述第二二极管的N区与所述第二NMOS管的栅连接。本发明通过在两个NMOS管的栅体连接通路上各形成一个反偏PN结,来提升体区电压、降低阈值电压、提高驱动电流,实现工作电压的提高,扩展了N型动态阈值晶体管在低功耗电路设计领域的应用价值。

    交叉栅结构MOSFET及多叉指栅结构MOSFET的版图设计

    公开(公告)号:CN104899343A

    公开(公告)日:2015-09-09

    申请号:CN201410077465.7

    申请日:2014-03-04

    Abstract: 本发明提供一种交叉栅结构MOSFET及多叉指栅结构MOSFET的版图设计,所述交叉栅结构MOSFET的版图设计包括:半导体衬底、十字形交叉栅结构、源区及漏区;所述十字形交叉栅结构包括第一条状栅及与所述第一条状栅垂直的第二条状栅,所述第一条状栅及第二条状栅将所述半导体衬底隔成四个区域;所述源区及漏区交替排列于所述四个区域。本发明可以提高有源区的利用率,增加驱动电流,减小栅电阻,提高最大震荡频率;采用交叉栅结构,采用螺旋状分布源极与漏极,充分利用了版图面积,并可实现多叉指栅结构,可以满足设计电路对器件的需求;同时若对栅的连接采用四端连接时,可以有效的降低栅电阻,从而明显提高器件的功率增益与最大振荡频率。

    一种MOSFET的建模方法
    28.
    发明公开

    公开(公告)号:CN104750923A

    公开(公告)日:2015-07-01

    申请号:CN201510136875.9

    申请日:2015-03-26

    Abstract: 本发明提供一种MOSFET的建模方法,包括步骤:首先,获得模型的源漏寄生电阻;然后,将获得的模型的源漏寄生电阻挂到DC模型上,进行IV/CV特性拟合;最后,当IV/CV特性拟合精度满足要求时,进行S参数的拟合,直至S参数的拟合满足精度要求,建立RF模型,生成模型卡。本发明通过将源漏寄生电阻加入DC模型和射频模型中,可以提高射频模型的建模精度,并且本发明将DC模型和射频模型相结合,可以减少射频模型建模的工作周期。

    SOI四端口网络及其模型拓扑结构

    公开(公告)号:CN104750922A

    公开(公告)日:2015-07-01

    申请号:CN201510136732.8

    申请日:2015-03-26

    Abstract: 本发明提供一种SOI四端口网络及其模型拓扑结构,包括:第一端口、第二端口、第三端口以及第四端口,所述SOI器件进行射频建模时,栅极与所述第一端口连接,漏极与所述第二端口连接,源极与所述第三端口连接,体极与所述第四端口连接。通过SOI四端口网络,可以采用共源、共栅以及共漏电路中任意一种结构进行建模,各个端口根据需要进行电压设置。传统的两端口网络体电极只能接地,本发明的四端口网络体电极可以通过设置,获得不同体电压下的射频特性及噪声特性,使建模过程更加灵活。

    基于SOI的锗硅异质结双极晶体管及其制作方法

    公开(公告)号:CN102916041B

    公开(公告)日:2015-03-25

    申请号:CN201210458192.1

    申请日:2012-11-15

    Abstract: 本发明提供一种基于SOI的锗硅异质结双极晶体管及其制作方法。该基于SOI的锗硅异质结双极晶体管,其包括背衬底、位于背衬底上的埋氧化层以及形成于该埋氧化层上的有源区和隔离区;所述有源区一端形成有集电极,其余部分形成集电区,所述集电区与所述隔离区上形成有基区,所述基区上形成有发射极和基极,所述发射极和基极分别被侧墙氧化层包围;所述集电区包括掺杂硅膜以及位于所述掺杂硅膜下部的重掺杂第一多晶硅层。本发明的基于SOI的锗硅异质结双极晶体管及其制作方法利用高剂量的Si离子注入,在SOI的顶层硅膜与埋氧层交界的地方形成多晶硅,多晶硅层降低了集电极电阻,从而有效提高了基于SOI的SiGe HBT器件的截止频率。

Patent Agency Ranking