-
公开(公告)号:CN111010151B
公开(公告)日:2022-11-15
申请号:CN201911280483.4
申请日:2019-12-13
Applicant: 东南大学
IPC: H03K5/00
Abstract: 本发明公开了一种基于深阱MOS管的超低电压冷启动振荡器延迟单元,包括:采用深阱工艺制成的PMOS管M1、M3、M5及NMOS管M2、M4、M6,其中将M1和M2的衬底,M3和M4的衬底,M5和M6的衬底分别相连,且将延迟单元的信号输入端Vin连接至各PMOS管和NMOS管的衬底;M1和M2的栅极,M3和M4的栅极,M5和M6的栅极分别相连后连接至延迟单元的信号输入端Vin,M1的漏极与M2的漏极相连并作为公共漏极X端口,且M1的源极连接供电电源,M2的源极接地。本发明保证了低输入电源电压下,提高了延迟单元的输出电压摆幅,增大了延迟单元的直流增益,可实现更低的电源电压下产生振荡。
-
公开(公告)号:CN109274372B
公开(公告)日:2022-03-11
申请号:CN201811031296.8
申请日:2018-09-05
Applicant: 东南大学
Abstract: 本发明公开了一种TIADC系统通道间采样时刻失配误差提取方法,包括:向存在采样时刻失配的TIADC系统输入一个已知频率的测试单音正弦信号;对存在采样时刻失配的TIADC系统的各通道采样,得到各通道的数字输出信号;利用各通道的数字输出信号分别调制数字域的同频载波信号,得到各通道调制后的数字信号;对各通道调制后的数字信号分别进行取平均操作,得到各通道的数字信号平均值;根据各通道的数字信号平均值,利用反三角函数运算估计出各通道的采样时刻失配值,并由所得各通道数字输出信号减去得到各通道校准后的数字输出信号。本发明可以精确提取TIADC系统中存在的采样时刻失配值,对SNR和SFDR的改善程度显著并且估计速度快,具有良好的有效性、广泛性和实用性。
-
公开(公告)号:CN108736835B
公开(公告)日:2021-11-30
申请号:CN201810503498.1
申请日:2018-05-23
Applicant: 东南大学
Abstract: 本发明公开了一种多频带低功耗低噪声放大器,覆盖频率范围为1.7GHz~2.5GHz。其主体结构为可重构的调谐式窄带结构,主要包括:输入阻抗匹配调节网络、源极电感退化的共源共栅放大器、可调LC谐振负载。基本原理为通过改变负载谐振电容来调整射频前端的中心频率,以便覆盖整个工作频段,合理选择调节步长避免Q值大幅度下降。同时通过开关切换来实现输入阻抗的最优匹配。本发明采用单端输入单端输出的结构,同样的电压下要比差分结构的功耗低一半。同时由于不同频带下有着不同的匹配参数,因而在整个频率范围内噪声系数都很低。本发明能覆盖1.7GHz~2.5GHz内的任意频带,具有功耗低,噪声小,结构简单,成本低的优势。
-
公开(公告)号:CN113114181A
公开(公告)日:2021-07-13
申请号:CN202110498312.X
申请日:2021-05-08
Applicant: 东南大学
IPC: H03K5/24
Abstract: 本发明公开了一种具有亚稳态抑制技术的高速动态比较器,包括前级放大器、后级锁存器和亚稳态抑制电路三部分;前级放大器实现对输入差分信号的放大,将前级放大器的第一PMOS管和第二PMOS管漏极与后级锁存器相连,利用锁存器的正反馈特点,并且增加下拉NMOS管和上拉PMOS管完成对放大器正端输出信号和放大器负端输出信号的上拉或下拉,实现了较快的比较速度。比较完成后迅速关断尾电流管,使得比较器没有静态功耗,有效降低了比较器的功耗。本发明采用一种亚稳态抑制技术,在不引入明显延迟的情况下,有效抑制比较器的亚稳态,且不会明显增加比较器的比较时间。
-
公开(公告)号:CN111879999A
公开(公告)日:2020-11-03
申请号:CN202010762532.4
申请日:2020-07-31
Applicant: 东南大学
IPC: G01R19/32
Abstract: 本发明公开了应用于能量采集领域的一种低温度系数快速电压检测电路,该电压检测电路包括CTAT偏置电路、正反馈偏置电路和电压检测电路;供电电压即输入信号端(Vin),电路整体输出信号端(Vout);CTAT偏置电路的输出端(Vbias)接电压检测电路的输入端,电压检测电路的输出端即电路整体输出信号端(Vout)与正反馈偏置电路的输入端相连。电压检测电路由两个cascode MOS管构成,当上拉网络电流和下拉网络电流相等时,达到检测电压。通过CTAT基准电路为电压检测电路的上检测管提供偏置,从而降低了温度对检测电压值的影响。通过正反馈偏置电路为电压检测电路的下检测管提供偏置,当达到检测电压时通过反馈网络减小下拉网络的电流,从而加快输出端触发信号的建立。
-
公开(公告)号:CN111641413A
公开(公告)日:2020-09-08
申请号:CN202010733531.7
申请日:2020-07-27
Applicant: 东南大学
IPC: H03M1/46
Abstract: 本发明公开了一种高能效SAR ADC的电容阵列开关方法,电容阵列采用两个相同的分裂电容结构,同时引入一个Vaq=1/4Vref的第三电平协助电容阵列的切换。输入信号Vip和Vin,经过N次比较后,得到N位数字输出码,分为采样和转换两个阶段,采样阶段根据输入信号Vip和Vin通过采样开关分别连接到上电容阵列和下电容阵列的顶极板,上电容阵列所有电容的底极板和下电容阵列所有电容的底极板连接到对应电压;转换阶段比较器对在上下电容阵列顶极板的电压进行MSB位至LSB位的比较,得出对应的数字码,根据数字码控制上下电容阵列中电容底极板的连接关系;经过N次比较获得到N位数字输出码。利用第三电平能够大大降低转换过程中的DAC部分的功耗,适用于高能效SAR ADC的设计。
-
公开(公告)号:CN111510136A
公开(公告)日:2020-08-07
申请号:CN202010434710.0
申请日:2020-05-21
Applicant: 东南大学
IPC: H03L7/099
Abstract: 本发明提供了一种具有温度补偿功能的环形压控振荡器由PTAT电压产生电路、比例放大器电路、可变电容单元和环形压控振荡器组成。PTAT电压产生电路产生与温度成正向关系的电压,比例放大器电路将PTAT电压产生电路产生的电压放大到电源电压范围,可变电容单元接在环形压控振荡器的输出端,通过利用比例放大器电路输出的电压调谐可变电容单元从而改变可变电容单元的电容值,从而补偿环形压控振荡器由于温度变化而导致的频率变化。本发明无需使用电流源作为尾电流对振荡器的输出频率进行温度补偿,从而避免了电流源噪声上变频对振荡器相位噪声的影响,也避免了环形压控振荡器延迟单元中存在尾电流源带来的输出信号摆幅减少从而影响了时钟信号的相位噪声。
-
公开(公告)号:CN110401445A
公开(公告)日:2019-11-01
申请号:CN201910609894.7
申请日:2019-07-08
Applicant: 东南大学
Abstract: 本发明公开了一种低硬件开销的TIADC系统采样时刻失配数字后台校准方法。在拉格朗日内插基础上实现重构滤波器来对采样时刻失配进行补偿。通过简化内插系数的多项表达式,本发明提出的架构相较其他完美重构方法节省了约41%的乘法器另外加法器数量也大大减少。在四通道800MSPS 12-bit TIADC系统进行仿真验证,结果显示在0.4fs输入信号带宽内TIADC系统能获得至少72dB的SNDR。由于校准算法的全数字实现特征,极其适合运用在FPGA或DSP设备实现数据后处理。同时在高速多通道的TIADC系统中,大大减少的乘法器和加法器数量更容易在片内集成,在不同先进工艺节点之间的转换也更加灵活。
-
公开(公告)号:CN106559043B
公开(公告)日:2019-10-18
申请号:CN201610986521.8
申请日:2016-11-09
Applicant: 东南大学
Abstract: 本发明公开了一种采用逐次比较算法校准RSSI电路中限幅放大器的直流失调的系统,该系统由比较器模块、SAR逻辑控制模块和7位DAC模块组成;其中,所述比较器模块用于比较前级限幅放大器的两个差分输出端的电压大小,并且将比较结果转换为1位二进制控制码给后级SAR逻辑控制模块;所述SAR逻辑控制模块用于接收比较器模块的输出,并且根据比较器模块的输出来确定给7位DAC模块的控制码;所述7位DAC模块用于接收SAR逻辑控制模块的控制字,并且根据控制字来从限幅放大器的两个输入端分别抽取不同大小的电流。本发明不仅校准速度更快,而且功耗消耗小,并且占用芯片面积更小,具有很好的实用性。
-
公开(公告)号:CN110190854A
公开(公告)日:2019-08-30
申请号:CN201910392467.8
申请日:2019-05-13
Applicant: 东南大学
Abstract: 本发明公开了一种面向两步式SAR ADC共用一组参考电压的实现电路及方法,包括:第一级SAR ADC、第一开关S2a(6)和第二开关S2b(7)、第二级SAR A、B;第一级SAR ADC包括栅压自举开关(1)、第一级开关电容阵列(2)、第一级dummy电容阵列(3)、第一级动态比较器(4)及第一级SAR控制逻辑(5);所述第一级动态比较器(4)的输出端与第一级SAR控制逻辑(5)输入端相连;第一级SAR控制逻辑(5)的输出端与第一级开关电容阵列(2)下极板相连;并且,第一开关S2a(6)的输出端连接第二级SAR A,所述第二开关S2b(7)的输出端连接第二级SAR B。本发明在保证高采样率的基础上,不仅节约了版图的面积,同时也降低电路的功耗。
-
-
-
-
-
-
-
-
-