-
公开(公告)号:CN111510136A
公开(公告)日:2020-08-07
申请号:CN202010434710.0
申请日:2020-05-21
Applicant: 东南大学
IPC: H03L7/099
Abstract: 本发明提供了一种具有温度补偿功能的环形压控振荡器由PTAT电压产生电路、比例放大器电路、可变电容单元和环形压控振荡器组成。PTAT电压产生电路产生与温度成正向关系的电压,比例放大器电路将PTAT电压产生电路产生的电压放大到电源电压范围,可变电容单元接在环形压控振荡器的输出端,通过利用比例放大器电路输出的电压调谐可变电容单元从而改变可变电容单元的电容值,从而补偿环形压控振荡器由于温度变化而导致的频率变化。本发明无需使用电流源作为尾电流对振荡器的输出频率进行温度补偿,从而避免了电流源噪声上变频对振荡器相位噪声的影响,也避免了环形压控振荡器延迟单元中存在尾电流源带来的输出信号摆幅减少从而影响了时钟信号的相位噪声。
-
公开(公告)号:CN109921787A
公开(公告)日:2019-06-21
申请号:CN201910144990.9
申请日:2019-02-27
Applicant: 东南大学
Abstract: 本发明公开了一种宽牵引范围的鉴频鉴相器,包括:第一至第四触发器、第一至第四锁存器、第一异或门(X1)、第二异或门(X2)、第三异或门(X4)、第四异或门(X6)、第一反相器(X3)、第一同或门(X5)、第二同或门(X7)、第一或非门(X8)、第二或非门(X9),其中第一至第四触发器的数据输入端分别与时钟clk0、clk45、clk90、clk135相连,且第一至第四触发器的时钟输入端均与输入数据data相连;第一或非门(X8)的输出端连至节点Fdn、第二或非门(X9)的输出端连接至节点Fup。本发明减小了PD周跳,扩大了PD的牵引范围,消除了单独的FD环路,优化了CDR系统的牵引范围、时钟抖动和数据抖动性能,避免了CDR中电路控制权在鉴频环和鉴相环之间来回切换引入的噪声和系统不稳定性。
-
公开(公告)号:CN109921787B
公开(公告)日:2022-11-18
申请号:CN201910144990.9
申请日:2019-02-27
Applicant: 东南大学
Abstract: 本发明公开了一种宽牵引范围的鉴频鉴相器,包括:第一至第四触发器、第一至第四锁存器、第一异或门(X1)、第二异或门(X2)、第三异或门(X4)、第四异或门(X6)、第一反相器(X3)、第一同或门(X5)、第二同或门(X7)、第一或非门(X8)、第二或非门(X9),其中第一至第四触发器的数据输入端分别与时钟clk0、clk45、clk90、clk135相连,且第一至第四触发器的时钟输入端均与输入数据data相连;第一或非门(X8)的输出端连至节点Fdn、第二或非门(X9)的输出端连接至节点Fup。本发明减小了PD周跳,扩大了PD的牵引范围,消除了单独的FD环路,优化了CDR系统的牵引范围、时钟抖动和数据抖动性能,避免了CDR中电路控制权在鉴频环和鉴相环之间来回切换引入的噪声和系统不稳定性。
-
公开(公告)号:CN111510136B
公开(公告)日:2023-05-16
申请号:CN202010434710.0
申请日:2020-05-21
Applicant: 东南大学
IPC: H03L7/099
Abstract: 本发明提供了一种具有温度补偿功能的环形压控振荡器由PTAT电压产生电路、比例放大器电路、可变电容单元和环形压控振荡器组成。PTAT电压产生电路产生与温度成正向关系的电压,比例放大器电路将PTAT电压产生电路产生的电压放大到电源电压范围,可变电容单元接在环形压控振荡器的输出端,通过利用比例放大器电路输出的电压调谐可变电容单元从而改变可变电容单元的电容值,从而补偿环形压控振荡器由于温度变化而导致的频率变化。本发明无需使用电流源作为尾电流对振荡器的输出频率进行温度补偿,从而避免了电流源噪声上变频对振荡器相位噪声的影响,也避免了环形压控振荡器延迟单元中存在尾电流源带来的输出信号摆幅减少从而影响了时钟信号的相位噪声。
-
-
-