一种星载操作系统内核在轨重构方法及装置

    公开(公告)号:CN115495109A

    公开(公告)日:2022-12-20

    申请号:CN202211330903.7

    申请日:2022-10-28

    Abstract: 本发明公开一种星载操作系统内核在轨重构方法,包括以下步骤:星载计算机冷启动过程中进行最小系统软件启动自检,在星务软件系统无法正常工作的情况下,星载计算机最小系统软件进入特权状态;最小系统软件对存储的多个星载操作系统镜像进行自检,建立操作系统镜像分区损坏标识;将星务软件系统无法正常工作检测结果标识和操作系统镜像分区损坏标识通过遥测通道下传给地面测控站;最小系统软件接收卫星地面测控站上传的星务软件系统操作系统内核镜像分区号和镜像代码;最小系统软件对接收到的星务软件系统操作系统内核镜像代码的正确性进行判断以及重构。能够对损坏卫星软件进行修复,对操作系统内核及其应用软件进行重构,以恢复卫星的正常功能。

    一种应用于卫星平台的高速基带数据处理装置

    公开(公告)号:CN113364514B

    公开(公告)日:2022-08-26

    申请号:CN202110603731.5

    申请日:2021-05-31

    Abstract: 本发明公开了一种应用于卫星平台的高速基带数据处理装置,若干组帧机构用于接收外部数据并进行组帧;若干加密机构用于接收组帧机构组帧后的数据并进行加密;若干编码机构用于接收加密机构加密后的数据并进行编码。组帧机构之间经组帧交换网络模块实现数据互相传递,组帧机构经组帧交换网络模块将数据输送至加密机构。加密机构之间经加密交换网络模块实现数据互相传递,加密机构经加密交换网络模块将数据输送至编码机构。编码机构之间经加密交换网络模块实现数据互相传递,编码机构经编码交换网络模块将数据输送至外部。本发明基于分布式网络的可扩展算法阵列,可极大提高卫星平台上算法装置设计的灵活性,按载荷数据需求灵活配置处理能力和能效。

    一种多机间互不干扰的多路AD采集设备

    公开(公告)号:CN109462401B

    公开(公告)日:2022-07-05

    申请号:CN201811391332.1

    申请日:2018-11-21

    Abstract: 本发明公开了一种多机间互不干扰的多路AD采集设备,可支持多路AD采集设备同时采样,每路AD采集设备均包括:输入端匹配阻容网络,用于对输入模拟量信号进行RC滤波,实现多机故障隔离;两级多路开关切换电路,用于实现外部模拟量输入通道的切换;电压跟随器,用于对多路开关输出的信号进行缓冲和隔离;AD采样电路,用于对所述电压跟随器输出的模拟信号进行多位AD转换;采样同步电路,用于协调多机采样节拍,确保采样时间的差异性;FPGA控制电路,用于对整个采样链路的时序控制,并根据硬件和软件状态,实现对采样方式的切换。本发明消除冗余设备之间、采样通道之间的相互干扰,确保每个设备采样的精确度。

    抗单粒子翻转的加固系统及方法

    公开(公告)号:CN109491821A

    公开(公告)日:2019-03-19

    申请号:CN201811323190.5

    申请日:2018-11-06

    Abstract: 本发明提供了一种抗单粒子翻转的加固系统及方法,包括:模式选择输入接口、位流存储器、加固系统控制器、软纠错控制器IP核、遥控遥测接口、现场可编程门阵列FPGA;其中:位流存储器,用于存储FPGA的位流,以对FPGA的配置、回读以及刷新操作提供源数据;加固系统控制器,用于加载FPGA的配置数据、完成接口协议转换,以及对软纠错控制器IP核的状态进行监控;软纠错控制器IP核,用于执行对FPGA配置的回读、检测及纠错操作。本发明通过采用软纠错控制器IP核实现了精确到帧的单粒子翻转错误实时监测及修正,将回读刷新对系统机能的影响降到最低,从而保证了新型Xilinx FPGA宇航应用的稳定性。

    一种多机间互不干扰的多路AD采集设备

    公开(公告)号:CN109462401A

    公开(公告)日:2019-03-12

    申请号:CN201811391332.1

    申请日:2018-11-21

    Abstract: 本发明公开了一种多机间互不干扰的多路AD采集设备,可支持多路AD采集设备同时采样,每路AD采集设备均包括:输入端匹配阻容网络,用于对输入模拟量信号进行RC滤波,实现多机故障隔离;两级多路开关切换电路,用于实现外部模拟量输入通道的切换;电压跟随器,用于对多路开关输出的信号进行缓冲和隔离;AD采样电路,用于对所述电压跟随器输出的模拟信号进行多位AD转换;采样同步电路,用于协调多机采样节拍,确保采样时间的差异性;FPGA控制电路,用于对整个采样链路的时序控制,并根据硬件和软件状态,实现对采样方式的切换。本发明消除冗余设备之间、采样通道之间的相互干扰,确保每个设备采样的精确度。

Patent Agency Ranking