半导体器件驱动电路
    21.
    发明授权

    公开(公告)号:CN108370213B

    公开(公告)日:2020-05-08

    申请号:CN201580085115.8

    申请日:2015-12-10

    Abstract: 半导体器件驱动电路具备:信号传送电路,其包含将具有第1电压电平的输入信号进行电平移位的第1电平移位电路,信号传送电路基于所述输入信号生成具有比所述第1电压电平高的第2电压电平的驱动信号;以及不饱和电压检测电路,其在检测出由所述驱动信号驱动的半导体开关元件的不饱和电压的情况下,将具有所述第1电压电平的第1错误信号输出。半导体器件驱动电路通过将所述第1错误信号或变换信号进行电平移位,从而生成具有所述第2电压电平的第2错误信号,该变换信号为将所述第1错误信号变换为脉冲信号后的信号。半导体器件驱动电路还具备软切断电路,该软切断电路如果被输入了所述第2错误信号,则变更所述半导体开关元件的驱动信号,以使得所述半导体开关元件进行软切断。

    延迟时间校正电路、半导体器件驱动电路以及半导体装置

    公开(公告)号:CN107425701B

    公开(公告)日:2019-11-29

    申请号:CN201710357964.5

    申请日:2017-05-19

    Abstract: 在使用简单的结构的同时精密地校正来自半导体开关元件的输出相对于输入信号的信号宽度偏差。延迟时间校正电路(601)使输入信号(IN)延迟而生成向驱动部(500)提供的预驱动信号(VPD),驱动部生成驱动信号(VG)。暂态变化检测部(2)检测导通动作及截止动作中的一方动作的暂态变化。校正信号生成部(3)基于输入信号和由暂态变化检测部检测出的暂态变化生成校正信号(AS)。延迟输出部(4)使用校正信号而使输入信号延迟,由此生成与预驱动信号对应的输出信号。在延迟输出部中,使得对导通动作以及截止动作中的与一方动作不同的另一方动作进行指示的输出信号,对应于此前最近进行的一方动作的暂态变化的期间的长度而相对于输入信号延迟。

    半导体器件驱动电路
    23.
    发明公开

    公开(公告)号:CN108370213A

    公开(公告)日:2018-08-03

    申请号:CN201580085115.8

    申请日:2015-12-10

    Abstract: 半导体器件驱动电路具备:信号传送电路,其包含将具有第1电压电平的输入信号进行电平移位的第1电平移位电路,信号传送电路基于所述输入信号生成具有比所述第1电压电平高的第2电压电平的驱动信号;以及不饱和电压检测电路,其在检测出由所述驱动信号驱动的半导体开关元件的不饱和电压的情况下,将具有所述第1电压电平的第1错误信号输出。半导体器件驱动电路通过将所述第1错误信号或变换信号进行电平移位,从而生成具有所述第2电压电平的第2错误信号,该变换信号为将所述第1错误信号变换为脉冲信号后的信号。半导体器件驱动电路还具备软切断电路,该软切断电路如果被输入了所述第2错误信号,则变更所述半导体开关元件的驱动信号,以使得所述半导体开关元件进行软切断。

    电平移位电路、集成电路及功率半导体模块

    公开(公告)号:CN107112995A

    公开(公告)日:2017-08-29

    申请号:CN201480084149.0

    申请日:2014-12-17

    Abstract: 初级侧电路(2a)对应于输入信号(IN)而输出第1基准电位(GND)下的第1信号。电平移位主电路(3)通过将从初级侧电路(2a)接收到的第1信号的基准电位(GND)向第2基准电位(VS)变换,从而输出第2基准电位(VS)下的第2信号。次级侧电路(4a)通过使用第2信号而生成第2基准电位(VS)下的输出信号(OUT)。至少1个整流性元件电路(23)设置在初级侧电路(2a)和次级侧电路(4a)之间。初级侧电路(2a)及次级侧电路(4a)的至少任一者具有至少1个检测电路(24、25),该至少1个检测电路(24、25)通过对在整流性元件电路(23)流动的电流的变化进行检测,从而对与第2基准电位(VS)相对应的电位(VE2)是否小于或等于与第1基准电位(GND)相对应的电位(VE1)进行检测。

    半导体元件的驱动电路以及半导体装置

    公开(公告)号:CN105393444A

    公开(公告)日:2016-03-09

    申请号:CN201380078319.X

    申请日:2013-07-16

    Abstract: 初级侧电路将基准电位(GND)作为基准而生成与输入信号的上升沿同步的第1导通脉冲和与输入信号的下降沿同步的第1截止脉冲。电平移位电路将基准电位(VS)作为基准而生成使第1导通脉冲的电压电平进行移位而得到的第2导通脉冲和使第1截止脉冲的电压电平进行移位而得到的第2截止脉冲。次级侧电路将与第2导通脉冲同步地上升且与第2截止脉冲同步地下降的输出脉冲作为半导体元件的驱动信号而进行输出,在第2导通脉冲和第2截止脉冲双方为高电平时对输出进行保持。在基准电位(VS)的上升时,再次产生第1导通脉冲和第1截止脉冲中的、与第2基准电位的上升时的输入信号的状态相对应的脉冲,在第2基准电位的上升结束后,通过使第2导通脉冲或第2截止脉冲中的任意者成为高电平,从而再次对输入信号的状态进行传递。

Patent Agency Ranking