包括经级联耦合结构发送参考时钟的存储装置的电子装置

    公开(公告)号:CN114415964B

    公开(公告)日:2024-09-03

    申请号:CN202210086591.3

    申请日:2017-09-08

    Abstract: 公开了一种电子装置,所述电子装置包括:至少一个应用处理器;第一存储装置,被配置为与应用处理器通信,利用振荡器生成参考时钟信号,并且向时钟输出端口输出参考时钟信号;以及第二存储装置,被配置为从时钟输出端口接收参考时钟信号,并且利用参考时钟信号与第一存储装置通信,其中,应用处理器被配置为通过第一存储装置与第二存储装置通信。

    尽管电力损耗也能稳定操作的服务器设备及其操作方法

    公开(公告)号:CN117148942A

    公开(公告)日:2023-12-01

    申请号:CN202310591614.0

    申请日:2023-05-24

    Abstract: 提供了一种尽管电力损耗也可以稳定操作的服务器设备及其操作方法。根据本发明实施例的服务器设备包括:主机系统;多个存储器模块;背板,被配置为将从主机系统供应的主电力发送到多个存储器模块;以及至少一个可更换电池模块,连接到背板并被配置为向多个存储器模块供应第一辅助电力,其中多个存储器模块包括易失性存储器、非易失性存储器;以及存储器模块控制器,响应于主电力中发生的电力损耗,使用从至少一个可更换电池模块供应的第一辅助电力来维持易失性存储器的数据或将易失性存储器的数据刷新到非易失性存储器。

    包括经级联耦合结构发送参考时钟的存储装置的电子装置

    公开(公告)号:CN107870741B

    公开(公告)日:2022-05-24

    申请号:CN201710804654.3

    申请日:2017-09-08

    Abstract: 公开了一种电子装置,所述电子装置包括:应用处理器,被配置为生成参考时钟;第一存储装置,被配置为通过时钟输入端口从应用处理器接收参考时钟,向时钟输出端口输出参考时钟,并通过利用参考时钟与应用处理器通信;以及第二存储装置,被配置为从时钟输出端口接收参考时钟,并利用参考时钟与第一存储装置通信。

    包括监测电路的电子装置和包括在其内的存储装置

    公开(公告)号:CN107918526B

    公开(公告)日:2022-05-10

    申请号:CN201710895839.X

    申请日:2017-09-28

    Abstract: 提供了包括监测电路的电子装置和包括在电子装置内的存储装置。所述电子装置可以包括连接为直接与扩展存储装置通信的嵌入式存储装置以及连接为直接与嵌入式存储装置通信并通过嵌入式存储装置连接至扩展存储装置的应用处理器。所述嵌入式存储装置包括监测从应用处理器接收的命令的监测装置。所述监测装置基于监测命令的结果来产生表示嵌入式存储装置和扩展存储装置的状态的命令状态信号。嵌入式存储装置操作,使得根据命令状态信号在嵌入式存储装置的部分或全部中控制供电。

    存储系统、主机、存储装置及其操作方法

    公开(公告)号:CN106980467B

    公开(公告)日:2020-04-28

    申请号:CN201710019713.6

    申请日:2017-01-11

    Inventor: 孔载弼 吴和锡

    Abstract: 公开了存储系统、主机、存储装置及其操作方法。存储装置包括非易失性存储器和被配置为连接存储装置至主机的连接器。连接器包括提供检测电压至主机的检测端子、电连接至检测端子并具有确定检测电压的电平的电阻值的感应电阻器以及从主机接收供电电压的供电端子,其中由主机响应于检测电压选取供电电压。

    脉冲幅度调制发射器和脉冲幅度调制接收器

    公开(公告)号:CN109391249A

    公开(公告)日:2019-02-26

    申请号:CN201810776366.6

    申请日:2018-07-16

    Abstract: 本申请提供一种脉冲幅度调制发射器、脉冲幅度调制接收器和信号处理装置。该发射器包括:脉冲幅度调制编码器,其将串行数据编码为第一数据组和第二数据组的多比特传输数据;第一驱动器,其将第一数据组的第一多比特传输数据转换为具有第一电压摆幅宽度的第一差分信号;第二驱动器,其将第二数据组的第二多比特传输数据转换为具有比第一电压摆幅宽度更窄的第二电压摆幅宽度的第二差分信号;第一电压调节器,其将第一低摆幅电压提供至第二驱动器,以产生第二差分信号;第二电压调节器,其将小于第一低摆幅电压的第二低摆幅电压提供至第二驱动器;以及恒流负载开关,其根据第二驱动器的去激活在第一电压调节器与第二电压调节器之间提供电流路径。

    存储系统及其数据处理方法

    公开(公告)号:CN101667454A

    公开(公告)日:2010-03-10

    申请号:CN200910168379.6

    申请日:2009-08-31

    Abstract: 本发明提供了一种存储系统及其数据处理方法,包括闪速存储器的存储系统的数据处理方法包括:判断从所述闪速存储器的选择的页面最初读取的数据能否纠正。如果判断出最初读取的数据不能纠正,则基于每个最新确定的读取电压从所述选择的页面最新读取数据。然后,基于与最初读取的数据对应的EDC数据,收集最新读取的数据的无错子扇区。然后,基于与所述最初读取的数据对应的ECC数据,纠正所述无错子扇区的数据。

Patent Agency Ranking