-
公开(公告)号:CN105653790A
公开(公告)日:2016-06-08
申请号:CN201511018113.5
申请日:2015-12-29
Applicant: 东南大学—无锡集成电路技术研究所
CPC classification number: G06F17/5036 , G06N3/08
Abstract: 本发明公开了一种基于人工神经网络的乱序处理器Cache访存性能评估方法,访存指令乱序执行,使得利用二进制执行工具提取的堆栈距离分布在预测LRU-Cache访存行为时精度不高。本发明将红黑树与哈希表结合,设计基于Cache组关联结构的堆栈距离提取算法,并分别计算访存顺序与乱序执行的堆栈距离分布。利用BP神经网络拟合访存顺序执行的堆栈距离分布与访存缺失次数。将基于二进制执行工具提取的堆栈距离分布导入训练好的神经网络中,可高精度地预测Cache访存行为。本发明采用人工神经网络,有效地解决了利用二进制执行工具提取的堆栈距离分布在预测Cache访存行为上精度不高的问题。
-
公开(公告)号:CN105630736A
公开(公告)日:2016-06-01
申请号:CN201511019586.7
申请日:2015-12-29
Applicant: 东南大学—无锡集成电路技术研究所
IPC: G06F15/78
CPC classification number: G06F15/7871 , G06F15/7846
Abstract: 本发明公开了可重构系统存储系统的数据宏块预测访问装置,包括多个可重构处理单元(RPU)、与可重构处理单元一一对应的块缓存和片外存储器,所述块缓存内设有带控制逻辑的色度块缓存和亮度块缓存,用于从片外存储器中预取色度宏块(MB)和亮度宏块(MB);所述色度块缓存和亮度块缓存中各包含有一个从片外存储器中预取宏块的子缓存模块,所述子缓存模块内设有带控制逻辑的存储器,两个子缓存模块缓存地址空间不重叠的宏块。本发明通过在粗粒度可重构系统中增加了一个块缓存,使得在H.264/MPEG2等多媒体算法中的帧数据在传输时可以按块传输到可重构处理单元中,极大的提高了数据传输效率。
-
公开(公告)号:CN105552096A
公开(公告)日:2016-05-04
申请号:CN201511018667.5
申请日:2015-12-30
Applicant: 东南大学—无锡集成电路技术研究所
IPC: H01L27/146 , H01L27/02
CPC classification number: H01L27/14643 , H01L27/0203 , H01L27/14645
Abstract: 本发明公开了一种像素内部金属层实施等离子体滤色的图像传感器芯片,其特征在于,包括像素阵列,像素阵列包括若干像素,每个像素内部的金属层上包括等离子滤色器,所述等离子滤色器为按周期排列的通孔;排列周期可为三角形或正方形等;所述通孔的孔径的大小为d,孔间距为p;本发明通过在像素内部的金属层上实施等离子体滤色器,替代现有的在像素顶部通过复杂后加工实施的滤光镜。通过设计金属层上通孔的孔阵列周期、孔直径和孔形状等确定滤波频率,使得滤色器可在芯片的内部直接集成。该方法通过使滤色器与光敏区域的光电二极管距离紧密,能得到更好的成像性能;同时采用与标准CMOS工艺(铝层)兼容的方法来代替昂贵的后处理加工,极大节约成本。
-
公开(公告)号:CN206117893U
公开(公告)日:2017-04-19
申请号:CN201621146527.6
申请日:2016-10-21
Applicant: 东南大学—无锡集成电路技术研究所
IPC: H04N17/00
Abstract: 本实用新型公开了一种图像传感器表征参数测试系统,包括测试平台系统,光源子系统,图像传感器芯片成像子系统,表征参数分析子系统;所述测试平台系统包括金属底板、螺旋插槽,螺旋插槽设置于金属底板上;所述光源子系统设置于金属底板上,其发出的光照射在所述图像传感器芯片成像子系统上;所述图像传感器芯片成像子系统包括黑箱,PCB底板,FPGA现场可编辑门阵列,图像传感器和支架;所述支架与PCB底板连接,并置于黑箱中;FPGA现场可编辑门阵列和图像传感器均置于PCB底板上;所述表征参数分析子系统包括传输线和计算机。本实用新型的图像传感器表征参数测试系统能够有助于智能图像设备领域的设计人员更好地评估自己的产品。
-
-
-