一种用于路由分组的系统和方法

    公开(公告)号:CN101194475B

    公开(公告)日:2015-05-13

    申请号:CN200680006275.X

    申请日:2006-04-05

    CPC classification number: H04L49/90 H04L49/9073 H04L63/0428

    Abstract: 一种交换接口包括具有一个输入和多个输出的交换机,以及与所述交换机相关联的存储器。所述交换机被适配成从所述输入接收分组,所述分组将被转发到与所述多个输出中的一个相关联的目的地设备。所述交换机作出响应来将所述分组存储在所述关联的存储器中。所述交换机还对来自所述目的地设备的信号作出响应,以将所述分组从所述关联的存储器通过所述多个输出中的所述一个转发到所述目的地设备。可选地,该交换接口还可以包括耦合在输入和关联的存储器之间的分组加密引擎。通常,耦合到多个输出的输出设备将各自具有其自己的单独的加密过程;在这些情形中,加密引擎将具有用于确定针对输出设备的适当的加密的逻辑。

    用于电信网络应用的无锁缓冲器管理方案

    公开(公告)号:CN103229145A

    公开(公告)日:2013-07-31

    申请号:CN201180051791.5

    申请日:2011-10-12

    CPC classification number: G06F9/5011 H04L49/901 H04L49/9047 H04L49/9073

    Abstract: 此处描述一种用于电信网络中的调制解调器上的多核处理器中的缓冲器管理机制。所述缓冲器管理机制包括为一个或更多2层应用提供缓冲器管理服务的缓冲器模块,其中,缓冲器模块至少为正在用户空间中运行的应用软件提供用户空间应用接口。缓冲器管理机制还包括管理多个单独的令牌池的缓冲器管理器,其中,所述令牌包括指向外部存储器中的存储器区域的指针。另外,缓冲器管理机制包括客户驱动器,所述客户驱动器管理将被用于用户平面数据分发的、包括缓冲器池和帧队列的数据路径加速体系结构(DPAA)资源。

    用于高速媒体接入控制的存储器管理

    公开(公告)号:CN102347901A

    公开(公告)日:2012-02-08

    申请号:CN201110285151.2

    申请日:2007-03-30

    Abstract: 本发明涉及用于高速媒体接入控制的存储器管理。本文中所揭示的方面解决所属技术领域中对用于高速媒体接入控制的存储器管理的需要。包缓冲器可存储具有第一数据结构的包,所述第一数据结构包含包长度、序列号及指向第二数据结构的指针。可将包数据存储在一个或一个以上第二数据结构的链接表中。可使用第一数据结构的链接表或阵列形成传输及接收队列。可将用于存储第一及第二数据结构的存储器位置保持在指示相应数据结构类型的空闲位置的列表中。揭示一种其中可选择两种配置的灵活存储器架构。在第一种配置中,第一存储器包含多个流的每流参数,且第二存储器包含包缓冲器。在第二种配置中,所述第一存储器包含指向所述第二存储器中的每流参数的每流指针。所述包缓冲器驻存于第三存储器中。还提供各种其它方面。

    用于交换数据的集成电路和方法

    公开(公告)号:CN1688990A

    公开(公告)日:2005-10-26

    申请号:CN03823913.2

    申请日:2003-07-04

    CPC classification number: H04L47/10 H04L47/32 H04L49/9073

    Abstract: 提供一种集成电路,其包括多个处理模块M、S和被安排用来提供至少一个在第一和至少一个第二模块M、S之间的连接的网络N、RN。所述连接支持包括从第一模块到第二模块的输出消息和从第二模块到第一模块的返回信息的事务。所述集成电路包括至少一个丢失装置DM,用于丢失由所述第一和第二模块M、S交换的数据。因此,提供用于事务完成的替代方案,其中完全的和即时的事务完成仅适用于某些情形。本发明基于在某些情况下允许丢失数据的思想。

Patent Agency Ranking