-
公开(公告)号:CN116306848A
公开(公告)日:2023-06-23
申请号:CN202310254490.7
申请日:2023-03-16
Applicant: 重庆邮电大学
IPC: G06N3/063 , G06N3/0464
Abstract: 本发明涉及一种基于FPGA可配置、易提升并行度的卷积神经网络加速方法,属于深度学习领域,包括以下步骤:S1:在ARM端将数据进行重排,存入外部存储DDR;S2:FPGA接受到ARM发出的开始计算指令之后,FPGA通过突发传输方式读取DDR中的数据并放入片上Buffer中;S3:当Buffer中数据准备好后,FPGA中的卷积计算模块开始获取数据并进行计算;S4:FPGA的STORE模块激活、量化以及将输出数据返回到DDR中以供下一次卷积使用。
-
公开(公告)号:CN112803919B
公开(公告)日:2022-09-20
申请号:CN202011624100.3
申请日:2020-12-30
Applicant: 重庆邮电大学
IPC: H03H21/00
Abstract: 本发明公开了改进NLMS算法的稀疏系统辨识方法和滤波器和系统,用于无线通信系统中解决因为稀疏信道产生的回波问题,通过对估计滤波器迭代更新方程的ZA函数进行改进,使得ZA函数只包含加法、减法和乘法运算,相对于其他的ZASM‑NLMS算法,该算法更容易硬件实现,且复杂度更低,稳态均方差更低,稳定性更好,收敛速度更快。进一步,通过对SZASM‑NLMS算法ZA函数的ρ进行改进,若|e(n)|≤γ,则将ρ置零,得到的MZASM‑NLMS算法表现出与SZASM‑NLMS类似的性能。在硬件实现上,本发明提出的算法会有更快的数据处理速度,有利于要求高速度的硬件实现。
-
公开(公告)号:CN112764810B
公开(公告)日:2022-09-20
申请号:CN202110075334.5
申请日:2021-01-20
Applicant: 重庆邮电大学
Abstract: 本发明公开了一种应用于处理器的寄存器控制SIMD指令扩展方法,基于寄存器控制的SIMD指令扩展,通过在处理器中增加一个存储器映射的控制寄存器,实现对处理器SIMD操作的控制,SIMD控制寄存器为32位,所述SIMD控制寄存器中的高16位保留,可以自行定义其功能,如设计为掩码位等;所述低16位为实际控制位,分别包含了对整数操作的SIMD控制与浮点操作的SIMD控制;实现了基于寄存器控制的SIMD指令扩展,通过在处理器中增加一个存储器映射的控制寄存器,实现对处理器SIMD操作的控制;本发明将处理器的SIMD指令中对SIMD控制的部分全部取出,交由上述控制寄存器进行控制,因此可以实现在不改动处理器指令和汇编编译器的情况下实现处理器对SIMD指令的支持。
-
公开(公告)号:CN112506029A
公开(公告)日:2021-03-16
申请号:CN202011460350.8
申请日:2020-12-11
Applicant: 重庆邮电大学
IPC: G04F10/00
Abstract: 本发明涉及一种采用多个环形延迟链的TDC电路系统,属于时间精密测量领域。该系统包括延迟器、与门电路和D触发器,且该系统通过将START信号同时引入环形结构的延迟线,然后在STOP信号来临时也同时引入各个延迟线上D触发器的时钟端口对延迟线状态进行采样,计算通过延迟单元的个数。本发明通过将每个环形延迟线的首个延迟单元以及末位的延迟单元用与门以及反相器代替,但延迟时间通过设计与其他延迟单元一致,这样此结构在不耗费其他资源的条件下,减少使用延迟单元以及触发器就达到了传统结构所达到的测量效果。
-
-
-