一种全差分静态逻辑超高速D触发器

    公开(公告)号:CN111082783A

    公开(公告)日:2020-04-28

    申请号:CN201911354499.5

    申请日:2019-12-25

    Applicant: 重庆大学

    Abstract: 本发明公开了集成电路设计技术领域的一种全差分静态逻辑超高速D触发器,包括对应设置的dip差分信号输入模块和ckop差分信号输出模块以及对应设置的din差分信号输入模块和ckon差分信号输出模块,所述dip差分信号输入模块和ckop差分信号输出模块的连接端以及din差分信号输入模块和ckon差分信号输出模块的连接端均依次连接有传送门模块、第一反向器模块和第二反向器模块,所述传送门模块上连接有差分时钟信号模块,本发明电路的仿真平台与传统家头相比,电路由smic40nm工艺实现,实现了触发器可以在超高频率下依然可以正常运行,电路在速度上得到了大大的提高。

    基于可变电阻的开关电容电阻反馈连续时间调制器

    公开(公告)号:CN110995272A

    公开(公告)日:2020-04-10

    申请号:CN201911353450.8

    申请日:2019-12-25

    Applicant: 重庆大学

    Abstract: 本发明公开了集成电路设计技术领域的基于可变电阻的开关电容电阻反馈连续时间调制器,包括信号输入端、SCR DAC结构、开关、CMP处理器和信号输出端;所述开关的数量为三组,且所述信号输入端通过开关与所述CMP处理器相连接,所述CMP处理器与所述信号输出端相连接,所述SCR DAC结构的一端与所述开关的信号输入前端相连接,且所述SCR DAC结构的另一端与所述信号输出端相连接,所述SCR DAC结构的反馈阻值可调,本发明降低了系统的功耗和提升调制器的稳定性。

    一种具有功耗步进调节能力的互补双极性基准电流源

    公开(公告)号:CN110134172A

    公开(公告)日:2019-08-16

    申请号:CN201910383102.9

    申请日:2019-05-09

    Applicant: 重庆大学

    Inventor: 唐枋 管箫

    Abstract: 本发明公开了一种具有功耗步进调节能力的互补双极性基准电流源,包括基准电压源产生电路结构和与所述基准电压源产生电路结构连接的基准电流源控制和产生电路结构。本发明的有益效果为:通过设置不同的偏置电压能得到满偏置电流、50%满偏置电流和25%满偏置电流,增加基准电流源的灵活性来适应越来越复杂的电路。在保证了此基准电流源精度的情况下,增加了此结构的灵活性,使其能提供25%满偏电流、50%满偏电流和100%满偏电流这三种大小的基准电流,并且,本发明依旧有着传统基准电流源不受温度影响的良好特性,且结构并不复杂,易于实现,可满足一些复杂电路对于不同大小基准电流源的要求。

    一种具有集成隧穿二极管的超结功率MOSFET

    公开(公告)号:CN110061057A

    公开(公告)日:2019-07-26

    申请号:CN201910373014.0

    申请日:2019-05-06

    Applicant: 重庆大学

    Abstract: 本发明涉及一种具有集成隧穿二极管的超结功率MOSFET,属于半导体功率器件领域。该MOSFET包括:漏端电极、N型衬底、N型掺杂区、绝缘层Ⅰ、P型掺杂区Ⅰ、P型掺杂区Ⅱ、N+掺杂区Ⅰ、P+掺杂区Ⅰ、栅氧化层、多晶硅栅、源端电极、P+掺杂区Ⅱ、N+掺杂区Ⅱ、绝缘层Ⅱ和浮空电极。本发明在不增加器件的比导通电阻以及漏电流的条件下,能够极大地降低器件的反向恢复电荷,并且不会增加工艺难度。

    基于地址译码的压缩感知视频图像采集电路

    公开(公告)号:CN106851076A

    公开(公告)日:2017-06-13

    申请号:CN201710216185.3

    申请日:2017-04-01

    Applicant: 重庆大学

    Abstract: 本发明公开了的基于地址译码的压缩感知视频图像采集电路,包括传感器模块、模拟选通器和ADC单元;及矩阵参数配置、地址译码器、时序控制器、存储RAM和加法器;传感器模块将采集的数据信号输入到模拟选通器中,地址译码器将片选控制信号输入到模拟选通器,模拟选通器在片选控制信号的作用下将采集的数据信号送入ADC单元,加法器接收从ADC单元输入的数据信号;存储RAM在时序控制器的作用将片选控制信号作为地址信号输入到地址译码器中;本发明提供的电路利用高度稀疏性采样矩阵进行压缩感知采集,突破了传统压缩感知在随机采样矩阵RAM大以及冗余ADC数量多的问题,可大大减少RAM的大小以及ADC的数量;具有高度可配置性。

    一种面向电能检测的低功耗TIA电路

    公开(公告)号:CN119493442A

    公开(公告)日:2025-02-21

    申请号:CN202411218698.4

    申请日:2024-09-02

    Applicant: 重庆大学

    Inventor: 唐枋 郗建东

    Abstract: 本发明公开了一种面向电能检测的低功耗TIA电路,涉及集成电路技术领域,所述低功耗TIA电路包括带浮动电流源的ClassAB输出级电路,所述电路由MOSTT管M21、M22、M23、M24、M25、M26、M27与M28组成,所述MOSTT管21与MOSTT管22构成浮动电流源,为MOSTT管23、MOSTT管24的栅极提供稳定的电压偏置,该面向电能检测的低功耗TIA电路,通过使用带ClassAB输出级的TIA电路降低了电能计量电路的功耗,增加了电能计量电路输入信号的线性度,从而解决了传统TIA电路功耗大的问题,能够进一步降低电能计量电路的静态功耗。

    一种基于FPGA的高速译码及高分辨率的时间数字转化器

    公开(公告)号:CN118868947A

    公开(公告)日:2024-10-29

    申请号:CN202411165416.9

    申请日:2024-08-23

    Applicant: 重庆大学

    Inventor: 唐枋 王浩宇

    Abstract: 本发明公开了一种基于FPGA的高速译码及高分辨率的时间数字转化器,涉及数字电路技术领域,由延迟链,粗时间计数器(counter),异步信号同步器,译码仲裁器,多个基于二分法的译码块,译码时间选择器,以及时间间隔计算器组成,本发明的有益效果为:提供了一种高分辨率,高吞吐率的TDC电路结构,可以实现高精度的连续时间间隔测量,可以用于超高精度连续多次的时间测量场景,如医学图像处理中的正电子的飞行时间(TOF)测量,激光雷达中的时间测量,高能物理中的高速粒子中时间的测量,相较于传统的TDC电路可以实现高精度的时间间隔测量,且死区时间极短,吞吐率高。

Patent Agency Ranking