-
公开(公告)号:CN110879390B
公开(公告)日:2023-03-24
申请号:CN201911213107.3
申请日:2019-12-02
Applicant: 西安电子工程研究所 , 西安长远电子工程有限责任公司
IPC: G01S13/88
Abstract: 本发明涉及一种基于父子结点遍历的距离多普勒平面点迹凝聚方法,通过对距离维凝聚后得到的点迹进行父子结点遍历,来得到每个目标的点迹凝聚结果,包括以下步骤:(a)对经过恒虚警和杂波图门限检测得到的点迹先按多普勒通道号从小到大进行排序,然后在同一个多普勒通道号内再按距离单元号从小到大排序;(b)在每个多普勒通道分别进行距离维凝聚;(c)分别对每个距离维凝聚后的点迹建立父子结点索引;(d)对建立索引后的点迹根据父子结点进行遍历,得到最终的距离多普勒平面凝聚结果。
-
公开(公告)号:CN106991078A
公开(公告)日:2017-07-28
申请号:CN201710171658.2
申请日:2017-03-22
Applicant: 西安电子工程研究所
Abstract: 本发明涉及一种高效的精度和耗时可调的TMS320C6678复数向量求模方法,包括以下步骤:(a)根据具体系统精度要求选择合适的牛顿迭代次数T,初始化循环次数n=0,记向量总长度为N,初始化输出y;(b)判断n<N,如果n<N则转至步骤(c),否则转至(i);(c)选取复数向量中第n个复数x(n)=a+bi;(d)计算x(n)的模值平方S=a2+b2;(e)通过TI提供的RSQRSP指令计算得到的近似值;(f)利用New‑Phapson公式对迭代T次得到P;(g)通过y(n)=SP得到x(n)的模值y(n);(h)n=n+1,转至步骤(b)进行迭代;(i)输出结果y并停止。该方法能够根据系统对精度的要求,通过选择牛顿迭代次数T,可以得到满足系统精度要求的最少耗时的复数向量求模方法。
-
公开(公告)号:CN104535980B
公开(公告)日:2017-01-25
申请号:CN201410815586.7
申请日:2014-12-24
Applicant: 西安电子工程研究所
IPC: G01S7/41
Abstract: 本发明涉及一种基于DDR3-SDRAM的五维动态立体杂波图实现方法,通过FPGA来完成对DDR3-SDRAM的读写控制,从而建立五维动态立体杂波图,包括以下步骤:(a)对DDR3-SDRAM进行读操作,读出杂波数据;(b)利用递归滤波器进行杂波图更新,并进行数据变换处理;(c)将更新完成后的杂波数据重新写入DDR3-SDRAM对应位置,完成杂波图的更新,建立杂波图。与传统杂波图实现方法相比,本发明的创新点在于:对杂波区进行了精细的划分,除了传统的距离,方位,俯仰划分外,将PRF模式和全多普勒通道的杂波也进行了划分。对杂波数据进行特殊处理,使得杂波图存储量翻倍。
-
公开(公告)号:CN119471558A
公开(公告)日:2025-02-18
申请号:CN202411598419.1
申请日:2024-11-11
Applicant: 西安电子工程研究所
Abstract: 本申请属于信号处理技术领域。本申请提供一种基于矩阵重构的复杂场景DOA估计方法。该方法包括:获取接收信号,并利用根据接收信号得到接收信号的信号协方差矩阵;对信号协方差矩阵进行特征值分解,以得到信号子空间对应的信号特征矢量;提取信号特征矢量的最大特征值对应的最大信号特征矢量,并对最大信号特征矢量进行元素重排,以得到重构矩阵;基于重构矩阵,结合基于多项式重构的Root‑MUSIC算法进行DOA估计,以得到DOA估计值。本公开实施例中的修正矩阵是方阵,只需要进行特征值分解,即可实现复杂场景下的DOA估计。且成功概率高,有较低的信噪比门限,具有良好的估计性能。
-
公开(公告)号:CN115412164B
公开(公告)日:2025-02-07
申请号:CN202210881941.5
申请日:2022-07-26
Applicant: 西安电子工程研究所
IPC: H04B10/079 , H04B10/25
Abstract: 本发明涉及一种光纤异常丢包断流问题的处理方法,主要解决在光纤数据接收的过程中,由于光纤异常导致雷达处理系统工作异常退出的问题。其实现包括以下步骤:创建队列用于接收光纤数据,队列成员个数初始化为0;循环并行阻塞式的接收光纤数据;接收当前时刻的控制报文;光纤收数异常检测,标注光纤状态,取出非断流状态光纤数据;光纤数据、控制报文时间对齐;多路光纤数据进行拼接或补零等操作,正常状态队列成员释放,队列成员个数减一;积累完成一个时间片后,跳至进行下个时间片的数据拼接处理。本发明解决了当光纤异常断流或者丢包等场景下,信号处理程序异常退出等现象。
-
公开(公告)号:CN116560732A
公开(公告)日:2023-08-08
申请号:CN202310401449.8
申请日:2023-04-15
Applicant: 西安电子工程研究所
Abstract: 本发明涉及一种基于CPU刀片服务器的软件化雷达信号处理方法,该方法在多个计算节点上运行,其中一个是主节点,负责对外通信以及管理从节点,其余节点是从节点,负责完成主节点分配的任务,从节点数可以灵活扩展。主节点接收到参数和数据后,根据从节点的运行状态,选择一个空闲的从节点将参数和数据发给该节点。从节点收到数据后,采用流水线的方式实现并行计算,各模块接收上一级模块输出的参数和数据,完成计算后,将参数和数据发给下一级模块。从节点计算完成后,将检测结果发给主节点,由主节点将最终结果整理后传给显控和数据处理分系统。本发明方法可以将应用程序与硬件资源完全解耦,从而实现可移植、可重构的软件化雷达系统。
-
公开(公告)号:CN112511163A
公开(公告)日:2021-03-16
申请号:CN202011275226.4
申请日:2020-11-16
Applicant: 西安电子工程研究所
IPC: H03M1/12
Abstract: 本发明涉及一种基于正确数据边界的AD输入FPGA源同步参数自动计算方法,属于数字信号采集与处理技术领域。所述方法通过先配置AD为测试工作模式输出特定格式测试数据,在FPGA内部程序循环配置IDELAY资源延时tap数据,并检测数据输入正确性,计算出稳健的延时tap数值,再配置AD为正常工作模式输出正常采样数据,包括以下步骤:(a)配置AD芯片为测试工作模式,输出特定的测试数据;(b)FPGA程序循环配置内部IDELAY资源延时tap数据,检测输入数据是否正确并记录结果,依据输入数据连续正确性标准,取中间延时tap数值为合适的IDELAY延时tap数值;(c)配置AD为正常工作模式输出正常采样数据。解决了连续长时间工作过程中环境变化比较大的信号传输稳定性问题。
-
公开(公告)号:CN112255592A
公开(公告)日:2021-01-22
申请号:CN202011116761.5
申请日:2020-10-19
Applicant: 西安电子工程研究所
IPC: G01S7/02 , G05B19/042 , G04G3/00 , G06F30/34
Abstract: 本发明涉及一种基于GPS秒脉冲产生毫秒ms级雷达时间信息的FPGA实现方法,本发明属于雷达信号处理领域。本方法分四步进行:调用FPGA的时钟管理模块IP核,分频产生计数时钟;在计数时钟时钟域下,产生一个计数器;对计数器截掉低位,并对截位所剩的高位进行算术加1运算,得到新的计数值;对新的计数值截掉最低位,此值即是毫秒ms级雷达时间信息的输出。本发明采用GPS提供的秒脉冲信号通过FPGA编程的方法,可以给雷达的数据信号流打入精准的毫秒级时间信息,便于后续对雷达数据信息流进行进一步跟踪与分析,以实现雷达数据流的精准可控。
-
-
-
-
-
-
-
-