-
公开(公告)号:CN112104330A
公开(公告)日:2020-12-18
申请号:CN202010713471.2
申请日:2020-07-22
Applicant: 西安交通大学
Abstract: 本发明公开了一种宽带高增益平坦度射频/毫米波功率放大器,功率放大器为三级架构,包括依次连接的第一级stage1电路、第二级stage2电路和输出级stage3电路,第一级stage1电路的频率响应为带内单调递增设置,包括晶体管M1和晶体管M2构成的电流复用共源级;第二级stage2电路包括晶体管M3构成的共源级,输出级stage3电路包括晶体管M4构成的共源级,第二级stage2电路和输出级stage3电路的频率响应为带内单调递减设置。本发明采用多级调谐技术,通过栅级电感尖峰技术增加了高频增益,具有更好的带内增益平坦度且避免了引入反馈环路所导致的增益损失。
-
公开(公告)号:CN112003619A
公开(公告)日:2020-11-27
申请号:CN202010713468.0
申请日:2020-07-22
Applicant: 西安交通大学
IPC: H03M1/38
Abstract: 本发明公开了一种超低功耗逐次逼近模数转换器用时域比较器,电压-时间转换电路经缓冲器与鉴相器电路连接,电压-时间转换电路包括第一级的预放大级和第二级的四级互补差分压控延时线级,四级互补差分压控延时线级包括两个,分别与预放大级连接,用于输入信号互补。本发明采用开环时域比较器结构的形式,通过预放大器级联四级差分互补压控延时线单元,将电压差转换为相位差,由于采用更少的级联单元,比较器工作速度更高,同时使用了预放大器,对于共模电平干扰抗性更强,整体电路更为简单,功耗更低。
-
公开(公告)号:CN109547019A
公开(公告)日:2019-03-29
申请号:CN201811361251.7
申请日:2018-11-15
Applicant: 西安交通大学
IPC: H03L7/18
Abstract: 一种应用于宽调谐范围的双LC-VCO结构锁相环,包括鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、整数64分频器和数字校准单元;鉴频鉴相器的第一输入端接入输入信号,鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和整数64分频器依次连接,且整数64分频器的输出端连接到鉴频鉴相器1的第二输入端形成环路;数字校准单元连接压控振荡器,数字校准单元用于实现环路频率自适应切换。本发明采用开环校准的方式,在锁相环基本架构外加入一个数字校准单元,由于采用环路滤波器的输出电平作为状态改变信号,因此可以避免初始相位引起的错误,同时锁定时间较短,电路更为简单,面积小,成本低。
-
公开(公告)号:CN112104338B
公开(公告)日:2023-07-14
申请号:CN202010713474.6
申请日:2020-07-22
Applicant: 西安交通大学
IPC: H03H11/16
Abstract: 本发明公开了一种射频/毫米波频段用7位高精度宽带有源移相器,前级电路输出的单端信号通过单端转差分无源巴伦转化为差分信号,经过RC正交网络的二阶多相滤波器产生四路I/Q正交信号,经对应的吉尔伯特单元对产生的四路I/Q正交信号提供增益并实现正交信号的矢量合成;合成后的信号经过有源巴伦转化为单端信号并通过相位精调VGA放大输出;采用七位数字控制码的高两位通过象限选择开关选择矢量合成象限,中间四位通过数控电流阵控制两个吉尔伯特单元电流大小实现矢量合成,最低位控制VGA中的开关电容来实现相位精调。本发明电路简单,功耗低,面积小,能够满足相控阵系统波束扫描要求。
-
公开(公告)号:CN113157247A
公开(公告)日:2021-07-23
申请号:CN202110444216.7
申请日:2021-04-23
Applicant: 西安交通大学
Abstract: 本发明属于数字信号处理领域,公开了一种可重构整型‑浮点型乘法器,包括使能控制模块、整型‑浮点预处理模块、前运算模块、可重构乘法模块和对阶模块;使能控制模块生成第一控制信号和第二控制信号;整型‑浮点预处理模块获取第一浮点型数据和第二浮点型数据,得到第一扩展尾数和第二扩展尾数;前运算模块得到浮点结果的符号位及浮点结果的临时阶码;可重构乘法模块得到整型结果或浮点结果的临时尾数;对阶模块得到浮点结果的尾数和阶码。不仅能实现浮点乘法运算,而且能在不增加额外资源的情况下,实现整型乘法运算,可以充分满足当前人工智能芯片的需求,在面对不同要求时可以灵活选择数据运算模式,具有更好的资源利用率、功能性及通用性。
-
公开(公告)号:CN112104338A
公开(公告)日:2020-12-18
申请号:CN202010713474.6
申请日:2020-07-22
Applicant: 西安交通大学
IPC: H03H11/16
Abstract: 本发明公开了一种射频/毫米波频段用7位高精度宽带有源移相器,前级电路输出的单端信号通过单端转差分无源巴伦转化为差分信号,经过RC正交网络的二阶多相滤波器产生四路I/Q正交信号,经对应的吉尔伯特单元对产生的四路I/Q正交信号提供增益并实现正交信号的矢量合成;合成后的信号经过有源巴伦转化为单端信号并通过相位精调VGA放大输出;采用七位数字控制码的高两位通过象限选择开关选择矢量合成象限,中间四位通过数控电流阵控制两个吉尔伯特单元电流大小实现矢量合成,最低位控制VGA中的开关电容来实现相位精调。本发明电路简单,功耗低,面积小,能够满足相控阵系统波束扫描要求。
-
公开(公告)号:CN108566196A
公开(公告)日:2018-09-21
申请号:CN201810344436.0
申请日:2018-04-17
Applicant: 西安交通大学
Abstract: 本发明公开一种应用于输出信号压摆率控制的CMOS驱动器,其特征在于,包括依次连接的延迟锁相环DLL、采样电路DFFs和驱动电路driver;延迟锁相环包括依次连接的鉴频鉴相器PFD、电荷泵电路CP、环路低通滤波器LPF和压控延时电路VCDL。与典型的输出信号压摆率控制输出驱动器相比较,本发明的压摆率控制采用延迟锁相环的等延时信号,在PVT变化的影响下,当延迟锁相环锁定时,延时锁相环的相位信号时钟保持恒定的等间隔延时,再使用恒定的延时信号进行叠加,得到一个恒定的压摆率信号,从而改善了传统的三态门压摆率控制输出驱动器的驱动能力因工艺偏差、工作环境温度变化和供电电压变化而产生较大的影响,导致输出信号压摆率产生较大改变的缺点。
-
公开(公告)号:CN118916318A
公开(公告)日:2024-11-08
申请号:CN202410894411.3
申请日:2024-07-04
Applicant: 西安交通大学
Abstract: 本发明涉及了高速模拟集成电路技术领域,具体涉及了一种基于异质共封的单通道信号接收芯片及系统。包括异质封装而成的CMOS模块和SiGeBiCMOS模块,SiGeBiCMOS模块用于接收模拟信号,对该接收到的模拟信号进行时钟同步控制,将该模拟信号经过降速处理后输入至CMOS模块中,同时接收从CMOS模块输出的恢复时钟,将恢复时钟四倍频后用于降速采样,CMOS模块用于提供多路接收通道,每路接收通道均对SiGeBiCMOS模块降速后的模拟信号进行解码处理。该芯片能够提高带宽,提高数据速率。
-
-
公开(公告)号:CN113157247B
公开(公告)日:2022-10-25
申请号:CN202110444216.7
申请日:2021-04-23
Applicant: 西安交通大学
Abstract: 本发明属于数字信号处理领域,公开了一种可重构整型‑浮点型乘法器,包括使能控制模块、整型‑浮点预处理模块、前运算模块、可重构乘法模块和对阶模块;使能控制模块生成第一控制信号和第二控制信号;整型‑浮点预处理模块获取第一浮点型数据和第二浮点型数据,得到第一扩展尾数和第二扩展尾数;前运算模块得到浮点结果的符号位及浮点结果的临时阶码;可重构乘法模块得到整型结果或浮点结果的临时尾数;对阶模块得到浮点结果的尾数和阶码。不仅能实现浮点乘法运算,而且能在不增加额外资源的情况下,实现整型乘法运算,可以充分满足当前人工智能芯片的需求,在面对不同要求时可以灵活选择数据运算模式,具有更好的资源利用率、功能性及通用性。
-
-
-
-
-
-
-
-
-