一种超低功耗逐次逼近模数转换器用时域比较器

    公开(公告)号:CN112003619B

    公开(公告)日:2023-01-03

    申请号:CN202010713468.0

    申请日:2020-07-22

    Abstract: 本发明公开了一种超低功耗逐次逼近模数转换器用时域比较器,电压‑时间转换电路经缓冲器与鉴相器电路连接,电压‑时间转换电路包括第一级的预放大级和第二级的四级互补差分压控延时线级,四级互补差分压控延时线级包括两个,分别与预放大级连接,用于输入信号互补。本发明采用开环时域比较器结构的形式,通过预放大器级联四级差分互补压控延时线单元,将电压差转换为相位差,由于采用更少的级联单元,比较器工作速度更高,同时使用了预放大器,对于共模电平干扰抗性更强,整体电路更为简单,功耗更低。

    一种应用于宽调谐范围的双LC-VCO结构锁相环及校准方法

    公开(公告)号:CN109547019B

    公开(公告)日:2021-01-19

    申请号:CN201811361251.7

    申请日:2018-11-15

    Abstract: 一种应用于宽调谐范围的双LC‑VCO结构锁相环,包括鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、整数64分频器和数字校准单元;鉴频鉴相器的第一输入端接入输入信号,鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和整数64分频器依次连接,且整数64分频器的输出端连接到鉴频鉴相器1的第二输入端形成环路;数字校准单元连接压控振荡器,数字校准单元用于实现环路频率自适应切换。本发明采用开环校准的方式,在锁相环基本架构外加入一个数字校准单元,由于采用环路滤波器的输出电平作为状态改变信号,因此可以避免初始相位引起的错误,同时锁定时间较短,电路更为简单,面积小,成本低。

    一种超低功耗逐次逼近模数转换器用时域比较器

    公开(公告)号:CN112003619A

    公开(公告)日:2020-11-27

    申请号:CN202010713468.0

    申请日:2020-07-22

    Abstract: 本发明公开了一种超低功耗逐次逼近模数转换器用时域比较器,电压-时间转换电路经缓冲器与鉴相器电路连接,电压-时间转换电路包括第一级的预放大级和第二级的四级互补差分压控延时线级,四级互补差分压控延时线级包括两个,分别与预放大级连接,用于输入信号互补。本发明采用开环时域比较器结构的形式,通过预放大器级联四级差分互补压控延时线单元,将电压差转换为相位差,由于采用更少的级联单元,比较器工作速度更高,同时使用了预放大器,对于共模电平干扰抗性更强,整体电路更为简单,功耗更低。

    一种应用于宽调谐范围的双LC-VCO结构锁相环及校准方法

    公开(公告)号:CN109547019A

    公开(公告)日:2019-03-29

    申请号:CN201811361251.7

    申请日:2018-11-15

    Abstract: 一种应用于宽调谐范围的双LC-VCO结构锁相环,包括鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、整数64分频器和数字校准单元;鉴频鉴相器的第一输入端接入输入信号,鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和整数64分频器依次连接,且整数64分频器的输出端连接到鉴频鉴相器1的第二输入端形成环路;数字校准单元连接压控振荡器,数字校准单元用于实现环路频率自适应切换。本发明采用开环校准的方式,在锁相环基本架构外加入一个数字校准单元,由于采用环路滤波器的输出电平作为状态改变信号,因此可以避免初始相位引起的错误,同时锁定时间较短,电路更为简单,面积小,成本低。

Patent Agency Ranking