图像处理装置、图像显示装置、图像处理方法及图像文件的数据结构

    公开(公告)号:CN103026386A

    公开(公告)日:2013-04-03

    申请号:CN201180036011.X

    申请日:2011-04-26

    CPC classification number: G06T11/60 G09G5/395

    Abstract: 成为编辑对象的原来的图像用阶层数据(136)表示。用户将该图像内的区域(130)作为编辑对象而绘入图形(132)时,图像数据更新部生成仅由被进行了绘入的区域(130)构成的阶层构造的层(layer)(134)(S10)。具体来讲,是将编辑对象区域(130)的图像定为最下层,将其适当缩小而生成上面阶层的图像,作为阶层数据。在图像显示时,确认应新显示的帧(138)中包含被更新的区域(130)时,使层(134)的图像重叠于原来的阶层数据(136)的图像上地进行显示(S12)。

    信息处理装置
    15.
    发明授权

    公开(公告)号:CN1203428C

    公开(公告)日:2005-05-25

    申请号:CN98118644.0

    申请日:1998-08-21

    Inventor: 大场章男

    CPC classification number: G06F13/28

    Abstract: 对常规数据的常规处理、对常规数据的非常规处理和通用非常规处理必须有效地进行。为此,主CPU(20)包括具有并行计算机制的CPU核心(21)、作为普通超高速缓存单元的命令超高速缓存器(22)和数据超高速缓存器(23)、以及暂存器(24),它是一个能够进行适合于常规处理的直接存储器存取的内部高速存储器。浮动小数点矢量处理器(30)包括一个具有DMA处理能力的内部高速存储器(34)并与主CPU连接,形成一个协处理器。VPE(40)包括一个具有DMA处理能力的内部高速存储器(44)。DMA控制器14控制主存储器(50)与暂存器(24)之间、主存储器(50)与内部高速存储器(34)之间以及内部高速存储器(44)与暂存器(24)之间的DMA传递。

    高速处理器系统,使用该系统的方法和记录介质

    公开(公告)号:CN1341242A

    公开(公告)日:2002-03-20

    申请号:CN00802983.0

    申请日:2000-01-21

    Inventor: 大场章男

    Abstract: 本发明的目的是提供一个高速处理器系统,它不需修改常规编程风格就能执行分布并行处理。根据本发明,该处理器系统有一个CPU,多个并行的DRAM和多个分层配置排列的高速缓冲存储器。给每一个高速缓冲存储器配备一个MPU,它与CPU二进制兼容,具有用作处理器的功能。

    信息处理系统、信息处理装置、拍摄装置、以及信息处理方法

    公开(公告)号:CN103430210B

    公开(公告)日:2016-08-10

    申请号:CN201280014505.2

    申请日:2012-01-16

    Abstract: 拍摄装置(12)包含第1照相机(22)、第2照相机(24)。各照相机分别从相隔已知的宽度的左右的位置以相同定时、相同帧速率拍摄对象物。然后将拍摄到的各帧图像变换为规定的多个分辨率的图像数据。信息处理装置(14)的输入信息取得部(26)取得来自用户的指示输入。位置信息生成部(28)在立体图像的数据之中用低分辨率、宽范围的图像将对象物的区域或者有运动的区域大约估计为对象区域,仅在该区域用高分辨率的图像进行立体匹配,确定对象物的三维的位置。输出信息生成部(32)基于对象物的位置进行必要的处理而生成输出信息。通信部(30)进行对拍摄装置(12)的图像数据的请求以及取得。

Patent Agency Ranking