-
公开(公告)号:CN110705196A
公开(公告)日:2020-01-17
申请号:CN201910910312.9
申请日:2019-09-25
Applicant: 电子科技大学
IPC: G06F30/34
Abstract: 本发明公开一种基于随机计算的无误差加法器,应用于数字电路优化设计领域,针对现有的随机加法器存在的误差问题,本发明的无误差加法器包括:输入转换器、随机加法器以及输出转换器;所述输入转换器用于将输入数据转换成随机序列,所述输入随机加法器的随机序列中“0”和“1”可以为任意位置,所述随机加法器用于完成随机序列的加法运算,随机加法器的输出包括:加法结果与误差;所述输出转换器用于将加法结果通过累加转换回传统二进制数值域,并对误差根据其级联级数进行移位运算和累加进行补偿得到无误差的最终结果,本发明的无误差加法器具有很好的普适性。