-
公开(公告)号:CN103490749A
公开(公告)日:2014-01-01
申请号:CN201310441566.3
申请日:2013-09-25
Applicant: 电子科技大学
Abstract: 本发明公开了一种高速极窄脉冲数字合成装置,数字脉冲信号通过高速极窄脉冲数字合成装置后,产生出脉宽小于200ps的可控极窄脉冲信号。可控极窄脉冲信号宽度取决于下降沿与上升沿信号之间的相对延迟,因此通过控制可编程延迟线就实现了脉宽可调的极窄脉冲合成。这样整个装置进一步提高了最小脉宽的数字合成能力,同时具有脉宽可控能力的模块化性能。
-
公开(公告)号:CN118174724B
公开(公告)日:2024-09-27
申请号:CN202410299196.2
申请日:2024-03-15
Applicant: 电子科技大学
Abstract: 本发明涉及一种基于实时边沿单点插值的低抖动码型波形合成装置。该装置包括上位机、数据存储模块、合成控制模块、误差计算模块、边沿样点计算模块、幅度转换模块、样点累加模块、输出控制模块、数模转换器以及低通滤波器。该装置在固定时钟的前提下,根据每个码元的时间、幅度和脉宽之间的映射关系,采用实时计算的方法在信号波形的边沿增加一个采样点。本发明在固定时钟条件下,通过在码型波形边沿插入一个样点,实现对码元脉宽的精确控制,降低了抖动大小;合成码型波形的分辨率不再受限于数模转换器的采样时间间隔,提高了输出分辨率;通过在实时计算样点数据,避免了对大量波形样点进行存储,从而降低了对存储资源的消耗。
-
公开(公告)号:CN117713771A
公开(公告)日:2024-03-15
申请号:CN202311826411.1
申请日:2023-12-28
Applicant: 电子科技大学
Abstract: 本发明提供了一种基于相位幅度映射的调制脉冲合成装置。该装置通过上位机发送脉冲参数,频率、相位、脉宽、幅度调制控制模块接收到脉冲参数后进行存储并送入对应模块完成波形的调制,相位累加模块确定相位值P,然后通过相位比较模块判断出波形所处的状态,再通过波形样点计算模块计算并输出上升沿、下降沿、高电平、低电平段的波形样点,随后送入数模转换器实现模拟信号输出,最后通过低通滤波器滤除镜像频率等杂散信号,得到相对纯净的脉冲波形。通过本发明方案,借助相位幅度的映射关系,实现了实时计算调制脉冲波形,使得脉冲波形合成不再受存储器深度的限制,并且脉冲信号分辨率调节不再受制于采样时钟频率的限制。
-
公开(公告)号:CN117526951A
公开(公告)日:2024-02-06
申请号:CN202311306566.2
申请日:2023-10-10
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于采样率转换的宽带信号合成方法及其系统,属于数字化信号合成领域。本发明通过多路DAC并行的信号合成结构突破单一DAC的性能限制实现系统输出带宽的提升,同时利用采样率转换技术能够实现任意采样率的数字宽带信号合成,满足不同的应用测试需求。本发明解决了现有FI‑DAC信号合成技术中由于模拟滤波器带宽固定导致信号合成系统采样率不可变的问题,能够满足不同的应用测试需求。
-
公开(公告)号:CN114548169B
公开(公告)日:2023-04-21
申请号:CN202210156761.0
申请日:2022-02-21
Applicant: 电子科技大学
Abstract: 本发明公开了一种任意波形发生器输出幅频响应校正方法,首先通过扫频法获取带宽内N个等间隔频点的幅度值,并且通过调整DAC参考电流/或者电压保证幅度值最低的频点仍能满足合成系统输出幅度的最大值,以便后续通过滤波器进行幅度校正;在调整后,再次测量这N个频点输出的幅度值,并根据测量值计算出合成系统的幅频响应,并推算出校正滤波器的幅频响应;最后,利用最大最小化设计方法,获得校正滤波器系数,实现全频带幅频校正,降低输出宽带信号的幅度失真。
-
公开(公告)号:CN113495595B
公开(公告)日:2023-03-10
申请号:CN202110702847.4
申请日:2021-06-24
Applicant: 电子科技大学
IPC: G06F1/02
Abstract: 本发明属于数字测试技术领域,具体为一种基于固定采样率DAC的可控码型数据产生装置。该装置通过波形样点累加模块对原始波形样点进行累加,得到每个时钟周期内的波形样点数量。再通过地址产生模块对每个时钟周期的波形样点进行实时计算,得到每个时钟周期的波形样点的地址数据。并将其作为读地址提供给码型数据存储模块完成码型数据的读取。映射模块接收的码型数据进行识别;根据数模转换器的数模拟转换关系获得码型数据与电压数据VDn之间的映射关系,并通过该映射关系对识别出的码型数据进行映射,以实现任意数据率的电压数据输出。本发明克服了现有码型数据合成技方案所产生的码型数据,在使用中的局限性。
-
公开(公告)号:CN113395046B
公开(公告)日:2022-06-03
申请号:CN202110675590.8
申请日:2021-06-18
Applicant: 电子科技大学
Abstract: 本发明属于集成运放电路领域,具体涉及一种基于可变非对称供电机制的集成运放电平窗扩展装置。在本发明中,控制单元连接双通道数模转换器,通过控制单元控制双通道数模转换器的输出使得两个电压相互独立,实现了集成运放正负向电源的独立控制,因此可以更方便的调节每个电源电压。双通道数模转换器输出的电压经电压放大器和推挽电路调理后,拓宽了集成运放的正向和负向两个电源的电压范围,增强了电源的驱动能力,提升了电平窗的输出范围,进而拓宽了其应用范围。与现有技术相比,本发明具有结构简单、控制方便、成本低等特点,且能够最大限度的保持集成运放电路的带宽与输出功率能力,有助于扩大集成运放的应用范围。
-
公开(公告)号:CN113691241B
公开(公告)日:2022-03-15
申请号:CN202110918815.8
申请日:2021-08-11
Applicant: 电子科技大学
Abstract: 本发明属于数字测试技术领域,具体为一种基于幅度转换时序的高精度数字抖动注入装置。本发明利用幅度转换时序的原理,将地址发生器与时钟发生器相连,使地址发生器产生的地址与时序关联,通过波形查找表查找出与地址对应的原始波形样点数据,通过抖动数据查找表查找出原始抖动样点数据。然后利用调幅运算模块和数据运算模块,针对不同的数据抖动幅度和抖动类型的注入要求,采用与抖动注入类型相匹配的数据直接幅度相加、或筛选出边沿数据样点再进行幅度修改;即改变原本波形信号数据的边沿样点幅度数据的方式,实现加抖的目的。与现有技术相比,本发明能够同时实现抖动幅度和频率参数高可调性,以及提升抖动注入的精度。
-
公开(公告)号:CN113219224A
公开(公告)日:2021-08-06
申请号:CN202110435420.2
申请日:2021-04-22
Applicant: 电子科技大学
Abstract: 本发明公开了一种获取可变时钟波形发生器最佳采样率的方法,通过可变时钟波形发生器的波形输出频率f、最大采样率fsmax以及可变时钟波形发生器中滤波器的通带截止频率fpass和阻带截止频率fstop,在抗混叠的前提下计算出可变时钟波形发生器的采样率转换倍数p/q的取值范围,然后将采样率转换倍数转换成连分数并求解,计算最适合的p/q序列,最后通过递归求解导出收敛的p和q,进而获取可变时钟波形发生器最佳采样率fs。
-
公开(公告)号:CN112290934A
公开(公告)日:2021-01-29
申请号:CN202011174917.5
申请日:2020-10-28
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于Bias‑Tee信号合成的可控抖动时钟产生装置,通过直接数字频率合成DDS与锁相环产生可控时钟信号,通过直接数字频率合成DDS、放大器和衰减器产生可控调制信号,再通过Bias_Tee偏置树与PLL锁相环将可控调制信号与可控时钟信号进行叠加调制形成可控抖动时钟信号。
-
-
-
-
-
-
-
-
-