-
公开(公告)号:CN101499325A
公开(公告)日:2009-08-05
申请号:CN200810065345.X
申请日:2008-02-03
申请人: 深圳艾科创新微电子有限公司
摘要: 本发明公开了一种具有可变纠错能力的非易失性存储系统,该系统包括:系统总线接口模块、RS编码器、RS解码器、NAND读写时序产生器和纠错能力配置模块,纠错能力配置模块通过总线接口模块与外界进行指令输入与纠错信息反馈,所述纠错能力配置模块根据指令分别对RS编码器和RS解码器进行纠错能力配置,并分别将从RS编码器和RS解码器得到的反馈信息通过总线接口模块输出。本发明所述系统兼顾了速度和纠错能力的双方面考虑,实现了不同的工作环境下调节纠错能力,以获得最佳的纠错配置。
-
公开(公告)号:CN101472113A
公开(公告)日:2009-07-01
申请号:CN200710125619.5
申请日:2007-12-29
申请人: 深圳艾科创新微电子有限公司
IPC分类号: H04N5/57
摘要: 本发明提出了一种数字图像亮度对比度增强装置,该装置包括亮度信息统计模块、第一延迟模块、第二延迟模块、第三延迟模块、第四延迟模块、亮度映射曲线生成模块、场间亮度关系判断模块以及亮度调整模块,本发明将图像按亮度分成三个部分分别调整,可以根据不同亮度区域的亮度分布特点有针对性地调整,既使整幅图像的对比度得到很好的提升,又避免了在不需要调整的地方调整时导致的失真;本发明在实现中处处考虑到硬件的可实现性,降低其复杂度,节省存储空间,因此便于集成到芯片中;另外所述装置还包括近似饱和度计算模块和第五延迟模块,增加对图像饱和度的考虑使本发明所述的对比度调整装置对彩色图像的调整效果更好。
-
公开(公告)号:CN100462941C
公开(公告)日:2009-02-18
申请号:CN200610033466.7
申请日:2006-01-26
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G06F12/10
摘要: 本发明针对当指令码流比较密集时,存储器中指令地址转换器(ITLB)向联合地址转换器(JTLB)发出更新请求,从而降低访问存储器速度的问题,公开了一种配置存储器空间的方法。该方法通过配置联合地址转换器(JTLB)和指令地址转换器(ITLB)所占的空间比例,在不增加硬件的情况下,可灵活增加ITLB的存储空间,减小指令请求响应的时间,从而加快了存储器访问的速度,提高了CPU的性能。
-
公开(公告)号:CN100454969C
公开(公告)日:2009-01-21
申请号:CN200510102274.2
申请日:2005-12-12
申请人: 深圳艾科创新微电子有限公司
IPC分类号: H04N5/208
摘要: 本发明提供了一种视频图像的亮度瞬态增强方法,该方法包括了四个步骤,先利用一阶导数及二阶导数检测出图像中的边缘像素点,然后判断该边缘像素点是处于大面积物体之间的边缘还是细小物体之间的边缘,对于细小物体之间的边缘像素点,则用该点及左右两点中的最大亮度值或最小亮度值代替;对大面积物体之间的边缘像素点,由二阶导数控制用来替代该点亮度值的像素的位置,当二阶导数大于零时,用之前的点替代,当二阶导数小于零时,则用之后的点替代。经过以上的步骤,能够明显地提升边缘的陡度,增强亮度瞬态特性。
-
公开(公告)号:CN101592975B
公开(公告)日:2012-10-03
申请号:CN200810067535.5
申请日:2008-05-30
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G06F1/08
摘要: 本发明公告了一种时钟切换电路,包括:第一、第二数据选择器,第一、第二同步电路和第一、第二门控电路;两路时钟输入信号均分别输入至第一、第二数据选择器,第一、第二同步电路的输出信号和外部输入的时钟切换信号分别输入至第一门控电路的三个输入端;所述第一门控电路的两路输出信号分别输入第一、第二同步电路,其中第一同步电路输入端与第一数据选择器的输出端连接,第二同步电路的输入端与第二数据选择器的输出端连接;第二门控电路的四个输入端分别与第一、第二数据选择器及第一、第二同步电路的输出端相连,第二门控电路的输出端输出时钟信号。所述电路结构能够保证时钟信号切换时无毛刺产生,且具有单、双时钟信号可切换功能。
-
公开(公告)号:CN101500066B
公开(公告)日:2011-11-23
申请号:CN200810065330.3
申请日:2008-02-03
申请人: 深圳艾科创新微电子有限公司
摘要: 本发明公开了一种图像采样格式转换的方法及系统,该方法先对输入数据流进行分流,后对分流后的亮度分量Y和色度分量Ce分别进行差值运算,然后对差值运算结果进行计算,并生成权值a_left和a_right,根据分流出的色度分量Cn和得出的权值进行加权求和,得到当前点缺失的色度值,最后将当前像素点完整的亮度、色度信息YUV格式的顺序输出。本发明解决了隔点取值的4:2:2采样格式转4:4:4采样格式时出现的串色问题,提高了图像质量,特别是能产生更鲜明清晰的色彩边界,对阈值的可选性提供了对图像质量提高的可调节性。
-
公开(公告)号:CN101359303B
公开(公告)日:2011-08-03
申请号:CN200710075398.5
申请日:2007-08-03
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G06F11/22
摘要: 本发明公开了一种在线调试微控制器及其外设器件的装置,所述装置包括:微控制器,用于通过接收上位机协议命令并对数据进行处理;用于连接到上位机的USB连接器,所述USB连接器具有三个触点,第一触点用于上位机连接所述微控制器进行通讯并发送协议命令,第二触点用于接收从所述微控制器向上位机之间发送的数据,第三触点用于向电压转换模块(2)供电;至少一个通用I/O口,与所述微控制器相连,用于接入外设器件,并提供微控制器与外设器件间数据传输;以及电压转换模块(2),将所述USB连接器提供的电压经转换后向微控制器供电。本发明实现了在PC软件界面下调试和配置系统中微控制器以及控制其周边器件,并且实现PC与微控制器之间大量数据实时、高速传输。
-
公开(公告)号:CN100476696C
公开(公告)日:2009-04-08
申请号:CN200510102283.1
申请日:2005-12-12
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G06F3/00
摘要: 一种USB接口驱动芯片,它能将数字系统产生的方波信号转换为USB1.1标准信号,该芯片包括电源端口、输入信号端口、差分信号输出端口,两个相同的功能模块,每个功能模块又包括控制信号发生电路和USB数据发生电路。其特点在于,电路的核心部分由模拟方法实现,因此电路简单、器件使用数量少,输出信号的各项参数完全符合USB1.1标准,驱动能力强,实验表明本发明能驱动长达至少7米的USB数据线。
-
公开(公告)号:CN101299326A
公开(公告)日:2008-11-05
申请号:CN200710074442.0
申请日:2007-05-14
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G09G5/00
摘要: 本发明公开了一种图形显示系统中变长显存预读系统,该系统包括一显示存储器(SDRAM),用于存储显示数据;两级或多级的FIFO存储器,用于缓冲显示数据;RGB数据输出端口,输出需要显示的数据;其特征在于:所述该变长显存预读系统在SDRAM与FIFO存储器之间接有一数据缓冲预读控制单元,所述该控制单元包括一缓冲器和一缓冲控制器,本发明还公开了一种变长显存预读的方法,该方法采用了显示存储器的预读机制,即预先填充一个具有一定深度的显示数据缓存器,使显示数据可以在任何空闲时间被送出。本发明所述的系统可以在不增加和无需更换太多额外控制单元的情形下显著提升图形系统中显示存储器的效率和控制的灵活性。
-
公开(公告)号:CN101197995A
公开(公告)日:2008-06-11
申请号:CN200610157416.X
申请日:2006-12-07
申请人: 深圳艾科创新微电子有限公司
IPC分类号: H04N7/01
摘要: 本发明公开了一种边缘自适应的去隔行插值方法,该方法针对传统ELA插值方法存在的问题提出了改进,通过采用边缘自适应技术,利用两行的相关性插值出两行中间缺失行的信息,其特征在于:通过对多个方向分别进行检测,将相关性最强的方向选为插值方向,每个方向又选取多组数据进行联合判断以提高判断的准确性,该方法是一种低成本,易于硬件实现,并且具有良好的边缘保护和去边缘锯齿能力的去隔行插值算法,能够自适应的调整插值方向,对任意方向都能做出良好的插值结果,该方法不但对二维插值有效,同样也适用于三维插值。
-
-
-
-
-
-
-
-
-