一种实现易失性存储器备份的装置

    公开(公告)号:CN104077246A

    公开(公告)日:2014-10-01

    申请号:CN201410313041.6

    申请日:2014-07-02

    Inventor: 贡维 李鹏翀

    Abstract: 本发明公开了一种实现易失性存储器备份的装置,包括易失性存储器、非易失性存储器、用于选择外部电源或者内部电源供电的电源切换单元、用于极端异常掉电时供电的内部电源、和混合存储器控制单元。通过本发明提供的技术方案,极端异常掉电时采用混合存储器控制单元完成了将易失性存储器内的数据备份至非易失性存储器中,避免了多个模块协调配合完成该功能,从而有效降低了对易失性存储器数据备份的设计和调试的复杂度,很好地满足了对易失性存储器备份的市场需求。

    一种检查单板上文字方向的方法

    公开(公告)号:CN103577026A

    公开(公告)日:2014-02-12

    申请号:CN201310574880.9

    申请日:2013-11-15

    Inventor: 赵亚民 李鹏翀

    Abstract: 提供一种检查单板上文字方向的方法,能够获取单板上全部零件文字信息,并根据预设的判断规则筛选出全部不符合规则的零件文字信息,高亮显示所述零件文字信息并同时向用户显示包括每一个不符合规则的零件文字信息在所述PCB板上的坐标信息的报告。所述方法能够替代人工自动检查PCB单板上的零件文字方向是否与规则相符,避免遗漏和出错,大大减少了布线人员工作量,也降低了单板中残存一部分文字方向与规则不符的零件的风险。

    一种单板检验的方法
    14.
    发明公开

    公开(公告)号:CN103793576A

    公开(公告)日:2014-05-14

    申请号:CN201410056945.5

    申请日:2014-02-19

    Inventor: 赵亚民 李鹏翀

    Abstract: 本发明提供一种单板检验的方法及装置,该方法包括:获取单板上所有零件的信息数据;获取各文字的信息数据;根据各文字的信息数据以及零件的信息数据判断是否压到零件;显示压到零件的文字。采用本发明技术方案,能够极大地提高了布线设计工程师的工作效率,同时也杜绝了单板在出图以后还可能残留压到零件实体的文字的风险。

    一种在单板上铺设铜箔的方法及装置

    公开(公告)号:CN103793574A

    公开(公告)日:2014-05-14

    申请号:CN201410056847.1

    申请日:2014-02-19

    Inventor: 赵亚民 李鹏翀

    Abstract: 本发明提供了一种在单板上铺设铜箔的方法及装置,该方法包括:获取在单板上需要铺设铜箔的数据;将铜箔的数据转化为电气属性的线Cline;将Cline转化为单板中的铜箔。采用本发明技术方案,能够有效地避免人为的遗漏和错误,提高正确率,同时也减少因错误和遗漏造成的工期延误。

    印刷电路板元件管脚处铜箔去除的方法及装置

    公开(公告)号:CN104470229A

    公开(公告)日:2015-03-25

    申请号:CN201410797695.0

    申请日:2014-12-18

    Inventor: 胡立燕 李鹏翀

    Abstract: 本发明披露了印刷电路板元件管脚处铜箔去除的方法及装置,其中方法包括:选择印刷电路板上处于铜箔区中的阻容元件管脚并点击选择的管脚处,在点击的管脚处设置铜箔禁布区,则阻容元件管脚处的铜箔禁布区的铜箔自动去除。本发明只需一个按键指令就可完成在阻容元件管脚处布设的铜箔禁布区内去除铜箔,由此简便、快捷的避免出现阻容元件管脚处出现“立碑”现象,从而大大提高了PCB设计人员的工作效率,且使得PCB设计看起来美观。

    一种生成PCB制作单信息的方法及装置

    公开(公告)号:CN104182587A

    公开(公告)日:2014-12-03

    申请号:CN201410425916.1

    申请日:2014-08-26

    Inventor: 赵亚民 李鹏翀

    Abstract: 本申请公开了一种生成PCB制作单的方法及装置,包括:在光绘层面的钻孔层,从加载的所有印制电路板(PCB)设计的要求中选择当前PCB设计涉及到的PCB设计要求;加载选择的PCB设计要求,生成当前PCB设计的制作单信息。本发明通过从所有PCB设计的要求中选择当前PCB设计涉及到的PCB设计要求,进行制作单信息的生成,节省了通过人工输入进行制作单信息制作的大量时间消耗,以及避免了由于人工输入造成制作单信息的遗漏问题。

    一种走线设计方法及系统
    19.
    发明公开

    公开(公告)号:CN103761399A

    公开(公告)日:2014-04-30

    申请号:CN201410037685.7

    申请日:2014-01-26

    Inventor: 胡立燕 李鹏翀

    Abstract: 本发明提供一种走线设计方法及系统,应用于电子领域:上述方法包括以下步骤:编写好走线设计的SKILL程式插件并执行;选取走线命令并选取一对或多对高速线,再根据空间选取角度和长度进行走线。通过实施本发明的技术方案,通过使用CADENCE?AXLSKILL语言编写Skill程式,实现提高PCB空间的使用率和保证信号质量,不仅节省了板材和设计空间,同时也有效的抑制高速信号在板材中的fiber?weave效应。

    一种自动检查换层处是否添加伴随GND孔的方法

    公开(公告)号:CN103605846A

    公开(公告)日:2014-02-26

    申请号:CN201310575257.5

    申请日:2013-11-15

    Inventor: 赵亚民 李鹏翀

    Abstract: 提供一种自动检查换层处是否添加伴随GND孔的方法,根据用户的选择获取单板上全部高速差分走线在换层处的过孔信息,确定每一个所述过孔周围是否具有伴随GND孔,如果没有则记录所述过孔的坐标信息并统计这样的过孔的总数量,将所述坐标信息和所述总数量显示给用户。所述方法能够替代人工自动检查PCB单板上高速差分走线在换层处的过孔周围是否添加了伴随GND孔,能够避免遗漏和出错,大大减少了布线人员工作量。

Patent Agency Ranking