-
公开(公告)号:CN104569611B
公开(公告)日:2018-02-06
申请号:CN201510002693.2
申请日:2015-01-05
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G01R27/26
Abstract: 提出一种PCB传输线插入损耗测试方法,通过构建特定测试PCB板,统计特定频点下特定长度传输线的去嵌后的插入损耗作为测试经验值,使用所述测试经验值作为判断实际PCB设计优劣的比较目标值;还提供一种探针装置,包括探针端和固定端。提出的测试探针装置容易操作,测试精度高,成本低,易维护;提出的方法校正简明有效,精度高。
-
公开(公告)号:CN104021251B
公开(公告)日:2018-01-09
申请号:CN201410255324.X
申请日:2014-06-10
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F17/50
Abstract: 本发明提供一种PCB检查方法和装置,其中方法包括获取PCB上所有零件的封装信息,其中,封装信息包括PCB上的零件的封装名称和当前版本;获取PCB指定的封装库的路径;根据获得的零件的封装名称,在封装库中查找PCB上每个零件对应的封装库版本;分别比较在PCB上每个零件的当前版本与封装库版本,以对PCB进行检查。采用本发明确保了PCB中零件版本的准确性,且操作简单、耗时少。
-
公开(公告)号:CN104021251A
公开(公告)日:2014-09-03
申请号:CN201410255324.X
申请日:2014-06-10
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F17/50
Abstract: 本发明提供一种PCB检查方法和装置,其中方法包括获取PCB上所有零件的封装信息,其中,封装信息包括PCB上的零件的封装名称和当前版本;获取PCB指定的封装库的路径;根据获得的零件的封装名称,在封装库中查找PCB上每个零件对应的封装库版本;分别比较在PCB上每个零件的当前版本与封装库版本,以对PCB进行检查。采用本发明确保了PCB中零件版本的准确性,且操作简单、耗时少。
-
公开(公告)号:CN103793575A
公开(公告)日:2014-05-14
申请号:CN201410056850.3
申请日:2014-02-19
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F17/50
Abstract: 本发明提供一种在单板上设置过孔的方法及装置,该方法包括:获取在单板上需要添加反焊盘的过孔的数据;根据过孔的数据,得到反焊盘的数据;根据反焊盘的数据创建禁止布线区。采用本发明技术方案,能够简单、快捷地完成对高速差分信号的处理,从而大大提高单板的设计效率,降低高速信号阻抗不连续程度和单板高速走线的传输损耗等问题,提高信号传输质量。
-
公开(公告)号:CN103778296A
公开(公告)日:2014-05-07
申请号:CN201410038407.3
申请日:2014-01-26
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F17/50
Abstract: 本发明提供一种快速生成PCB光绘层面的设计方法及系统,应用于电子领域:上述方法包括以下步骤:将编写好的Skill程式放入到布线工具安装文件中并执行;加载单板叠层的层面信息并执行,生成PCB光绘层面。本发明将手动添加的PCB光绘层面信息转变成自动快速生成,通过该设计方法,实现了PCB板中光绘层面信息的快速生成,不仅节省了时间,也提高了层面的准确率。
-
公开(公告)号:CN103793575B
公开(公告)日:2017-03-08
申请号:CN201410056850.3
申请日:2014-02-19
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F17/50
Abstract: 本发明提供一种在单板上设置过孔的方法及装置,该方法包括:获取在单板上需要添加反焊盘的过孔的数据;根据过孔的数据,得到反焊盘的数据;根据反焊盘的数据创建禁止布线区。采用本发明技术方案,能够简单、快捷地完成对高速差分信号的处理,从而大大提高单板的设计效率,降低高速信号阻抗不连续程度和单板高速走线的传输损耗等问题,提高信号传输质量。
-
公开(公告)号:CN104573262A
公开(公告)日:2015-04-29
申请号:CN201510035816.2
申请日:2015-01-23
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F17/50
Abstract: 本发明公开了一种实现PCB光绘层面的方法及装置,包括:生成获取单板叠层的层面信息的文件;在布线工具中加载执行生成的获取单板叠层的层面信息的文件,以在印制电路板(PCB)光绘层面上加载单板叠层的层面信息,生成PCB光绘层面。本发明通过生成的获取单板叠层的层面信息的文件,在PCB光绘层面上加载包含有单板叠层的层面信息的文件,快速、准确地实现了PCB光绘层面的生成,节省了时间,避免了采用人工方式生成光绘层面的错误。
-
公开(公告)号:CN104569611A
公开(公告)日:2015-04-29
申请号:CN201510002693.2
申请日:2015-01-05
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G01R27/26
Abstract: 提出一种PCB传输线插入损耗测试方法,通过构建特定测试PCB板,统计特定频点下特定长度传输线的去嵌后的插入损耗作为测试经验值,使用所述测试经验值作为判断实际PCB设计优劣的比较目标值;还提供一种探针装置,包括探针端和固定端。提出的测试探针装置容易操作,测试精度高,成本低,易维护;提出的方法校正简明有效,精度高。
-
公开(公告)号:CN104360963A
公开(公告)日:2015-02-18
申请号:CN201410696883.4
申请日:2014-11-26
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F13/16
CPC classification number: Y02D10/14 , Y02D10/151 , G06F13/1673 , G06F3/0611 , G06F3/0685
Abstract: 本发明介绍了一种面向内存计算的异构混合内存方法和装置,具有容量大、功耗低、存储速度快等特点。所谓异构混合内存即由DRAM和NVM两种存储介质组成,其中DRAM具有功耗高、速度快、掉电数据丢失等特点,而NVM具有功耗低、数据非易失、但速度慢的特点。而异构混合内存将具有两者的优点,即容量大、功耗低、存储速度快等特点。
-
公开(公告)号:CN104268699A
公开(公告)日:2015-01-07
申请号:CN201410510301.9
申请日:2014-09-28
Applicant: 浪潮(北京)电子信息产业有限公司
CPC classification number: G06Q10/0875
Abstract: 本发明提供了一种自动检查物料清单的方法,包括:设置物料身份标识号码ID将物料ID和物料信息进行对应,并将物料ID和物料信息存入到物料数据库中,其中物料信息包括物料属性;根据物料ID查找物料属性,判断BOM中是否存在异常物料;如果不存在异常物料,判断BOM中的物料是否有替代料;如果有替代料,生成包含物料和对应的替代料的BOM。本发明能够快速且自动检查BOM,减少了检查BOM所需的大量人工时间,且能够避免由于人为因素造成的遗漏和差错,确保了BOM的质量。
-
-
-
-
-
-
-
-
-